数字电子技第6章自测练习及习题解答.doc

数字电子技第6章自测练习及习题解答.doc

ID:55529675

大小:374.50 KB

页数:15页

时间:2020-05-16

数字电子技第6章自测练习及习题解答.doc_第1页
数字电子技第6章自测练习及习题解答.doc_第2页
数字电子技第6章自测练习及习题解答.doc_第3页
数字电子技第6章自测练习及习题解答.doc_第4页
数字电子技第6章自测练习及习题解答.doc_第5页
资源描述:

《数字电子技第6章自测练习及习题解答.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、自测练习(6.1)1.4位寄存器需要()个触发器组成。2.图6-1中,在CP()时刻,输入数据被存储在寄存器中,其存储时间为()。3.在图6-4中,右移操作表示数据从()(FF0,FF3)移向(FF0,FF3)。4.在图6-7中,当为()电平时,寄存器执行并行数据输入操作;5.74LS194的5种工作模式分别为()。6.74LS194中,清零操作为()(同步,异步)方式,它与控制信号S1、S1()(有关,无关)。7.74LS194中,需要()个脉冲可并行输入4位数据。8.74LS194使用()(上边沿,下边沿)触发。9.为了将一

2、个字节数据串行移位到移位寄存器中,必须要()个时钟脉冲。10.一组数据10110101串行移位(首先输入最右边的位)到一个8位并行输出移位寄存器中,其初始状态为11100100,在两个时钟脉冲之后,该寄存器中的数据为:(a)01011110(b)10110101(c)01111001(d)001011011.42.上升沿,1个CP周期3.FF0,FF34.低5.异步清零,右移,左移,保持,并行置数6.异步,无关7.18.上边沿9.810.(c)01111001自测练习(6.2)1.为了构成64进制计数器,需要()个触发器。2.2

3、n进制计数器也称为()位二进制计数器。3.1位二进制计数器的电路为()。4.使用4个触发器进行级联而构成二进制计数器时,可以对从0到()的二进制数进行计数。5.如题5图中,()为4进制加法计数器;()为4进制减法计数器。Q0Q1CP111J>C1FF01K1J>C1FF11K题5图(a)Q0Q1CP111J>C1FF01K1J>C1FF11K题5图(b)6.一个模7的计数器有()个计数状态,它所需要的最小触发器个数为()。7.计数器的模是()。(a)触发器的个数(b)计数状态的最大可能个数(b)实际计数状态的个数8.4位二进制计

4、数器的最大模是()。(a)16(b)32(c)4(d)89.模13计数器的开始计数状态为0000,则它的最后计数状态是()。1.62.n3.触发器4.155.(a),(b)6.7,37.(c)8.(b)9.1100自测练习(6.3)1.与异步计数器不同,同步计数器中的所有触发器在()(相同,不同)时钟脉冲的作用下同时翻转。2.在考虑触发器传输延迟的情况下,同步计数器中各Q输出端相对于时钟脉冲的延迟时间()(相同,不同)。3.在考虑触发器传输延迟的情况下,异步计数器中各Q输出端相对于时钟脉冲的延迟时间()(相同,不同)。4.采用边

5、沿JK触发器构成同步22进制加法计数器的电路为()。5.采用边沿JK触发器构成同步22进制减法计数器的电路为()。6.采用边沿JK触发器构成同步2n进制加法计数器,需要()个触发器,第一个触发器FF0的输入信号为(),最后一个触发器FF(n-1)的输入信号为()。7.采用边沿JK触发器构成同步3进制加法计数器的电路为()。8.23进制加法计数器的最大二进制计数是()。9.参看图6-21所示计数器,触发器FF2为()(最高位,最低位)触发器,第2个时钟脉冲后的二进制计数是()。10.参看图6-23所示计数器,其计数范围为(),它的

6、各输出波形为()。1.相同2.相同3.不相同Q0Q1CP111J>C1FF01K1J>C1FF11K4.5.Q0Q1CP111J>C1FF01K1J>C1FF11K6.n,J=K=1,J=K=Q0Q1Q2Qn-27.略8.1119.最高位,01010.000-100,输出波形略。自测练习(6.4)1.74LS161是()(同步,异步)()(二,十六)进制加计数器。2.74LS161的清零端是()(高电平,低电平)有效,是()(同步,异步)清零。3.74LS161的置数端是()(高电平,低电平)有效,是()(同步,异步)置数。4.

7、异步清零时与时钟脉冲()(有关,无关);同步置数时与时钟脉冲()(有关,无关)。5.74LS161的进位信号RCO为一个()(正,负)脉冲;在()条件下产生进位信号。6.在()条件下,74LS161的输出状态保持不变。(a)CLR=1(b)LD=1(c)ET=0EP=0(d)ET·EP=07.74LS161进行正常计数时,每来一个时钟脉冲()(上升沿,下降沿),输出状态加计数一次。8.74LS161进行正常计数时,相对于时钟脉冲而言,其输出Q0是()分频输出,Q1是()分频输出,Q2是()分频输出,输出Q3是()分频输出,进位信

8、号RCO是()分频输出。9.74LS192是()(同步,异步)()(二,十)进制可逆计数器。10.74LS192的清零端是()(高电平,低电平)有效,是()(同步,异步)清零。11.当74LS192连接成加法计数器时,CPD、CPU的接法是()。(a)CPU=1

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。