基于单片机控制的秒表设计与实现.docx

基于单片机控制的秒表设计与实现.docx

ID:55296395

大小:953.66 KB

页数:23页

时间:2020-05-09

基于单片机控制的秒表设计与实现.docx_第1页
基于单片机控制的秒表设计与实现.docx_第2页
基于单片机控制的秒表设计与实现.docx_第3页
基于单片机控制的秒表设计与实现.docx_第4页
基于单片机控制的秒表设计与实现.docx_第5页
资源描述:

《基于单片机控制的秒表设计与实现.docx》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、现代制造学院09级课程设计说明书设计课题名称:基于单片机控制的秒表设计与实现专业班级:设计人:学号:广东岭南职业技术学院23目录1、硬件设计………………………………………………………………………31.1、总体方案的设计……………………………………………………………3(1)具体控制要求………………………………………………………………3(2)硬件连接框图………………………………………………………………31.2、单片机的选型………………………………………………………………31.3、显示电路的选择与设计……………………………………………………71.4、按键电路的选择与设计……………………

2、………………………………81.5、时钟电路的选择与设计……………………………………………………91.6、复位电路的选择与设计……………………………………………………91.7、系统总电路的设计…………………………………………………………102、软件设计………………………………………………………………………102.1、程序设计思想………………………………………………………………102.2、系统资源的分配……………………………………………………………102.3、主程序设计…………………………………………………………………11(1)主程序流程图…………………………………………………………

3、…11(2)主程序源程序……………………………………………………………122.4、中断程序设计………………………………………………………………13(1)中断子程序流程图………………………………………………………13(2)中断子程序源程序………………………………………………………143、数字电子秒表的安装与调试………………………………………………153.1、硬件的安装与调试…………………………………………………………153.2、软件的仿真与调试…………………………………………………………163.3、系统程序的烧录……………………………………………………………173.4数字电子秒表的

4、精度调试…………………………………………………18结论…………………………………………………………………………………19附录A秒表源程序………………………………………………………………20附录B电路原理图………………………………………………………………22附录C实物图……………………………………………………………………2323第一部分硬件设计1.1总体方案设计(1)具体控制要求采用2位共阳数码管通过单片机控制显示数字码显示秒数(2)硬件连接框图1.2单片机的选型本设计方案的核心选用ATMAL公司的89C51单片机。23AT89C51是一种带4K字节FLASH存储器(FPEROM—

5、FlashProgrammableandErasableReadOnlyMemory)的低电压、高性能CMOS8位微处理器。AT89C2051是一种带2K字节闪存可编程可擦除只读存储器的单片机。单片机的可擦除只读存储器可以反复擦除1000次。该器件采用ATMEL高密度非易失存储器制造技术制造,与工业标准的MCS-51指令集和输出管脚相兼容。由于将多功能8位CPU和闪烁存储器组合在单个芯片中,ATMEL的AT89C51是一种高效微控制器,AT89C2051是它的一种精简版本。AT89C单片机为很多嵌入式控制系统提供了一种灵活性高且价廉的方案。外形及引脚排列如图所示(1)单片机引脚:

6、VCC:供电电压。  GND:接地。  P0口:P0口为一个8位漏级开路双向I/O口,每脚可吸收8TTL门电流。当P0口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。在FIASH编程时,P0口作为原码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须被拉高。  P1口:P1口是一个内部提供上拉电阻的8位双向I/O口,P1口缓冲器能接收输出4TTL门电流。P1口管脚写入1后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在FLASH编程和校验时,P1口作为第八位地址接

7、收。  P2口:P2口为一个内部上拉电阻的8位双向I/O口,P2口缓冲器可接收,输出4个TTL门电流,当P2口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。并因此作为输入时,P2口的管脚被外部拉低,将输出电流。这是由于内部上拉的缘故。P2口当用于外部程序存储器或16位地址外部数据存储器进行存取时,P2口输出地址的高八位。在给出地址“1”时,它利用内部上拉优势,当对外部八位地址数据存储器进行读写时,P2口输出其特殊功能寄存器的内容。P2口在FLASH编程和校验时接收高八位地址

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。