ICE中调试模块IP软核的设计与实现.pdf

ICE中调试模块IP软核的设计与实现.pdf

ID:54376592

大小:518.13 KB

页数:3页

时间:2020-05-01

ICE中调试模块IP软核的设计与实现.pdf_第1页
ICE中调试模块IP软核的设计与实现.pdf_第2页
ICE中调试模块IP软核的设计与实现.pdf_第3页
资源描述:

《ICE中调试模块IP软核的设计与实现.pdf》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、a叶拉2014年第27卷第5期ElectronicSci.&Tech./May.15.2014ICE中调试模块IP软核的设计与实现江正斌,周建伟,李德安,彭崇梅,袁国顺(1.河北工业大学微电子研究所,天津300130;2.北京中科微电子技术有限公司研发部,北京100029;)摘要开发人员在根据通用仿真器方案开发所需在线仿真器时,由于受ICE机制中调试模块IP软核的限制。并没有一个完整的调试模块方案,使得开发周期加长、成本增加。针对基于FPGA的通用在线仿真器方案缺少调试模块详细设计方案的问题,采用自顶向下划分层次和自底向上模块单独设计相结合的方法,设计出具有调试模

2、块的IPcore,并结合EM78P447S的IP软核,在XilinxSpartan系列XC3S700AN开发板套件中进行了验证。关键词现场可编程阵列逻辑;微控制单元;在线仿真器;IP软核;通用串行总线中图分类号TN79文献标识码A文章编号1007—7820(2014)05—093—03DesignandImplementationofICEDebugModuleIPSoft·coreJIANGZhengbin,ZHOUJianwei,LIDean,PENGChongmei,YUANGuoshun(1.InstituteofMicroelectronics,Hebe

3、iUniversityofTechnology,Tianjin300401,China;2.DepartmentofR&D,BeijingCasueTechnologyCo.,Ltd,Beijing100029,China)AbstractBecauseoftherestrictionsofIPsoftcoreofdifferentprocessorchips,nocompleteprogramdebug-ginsmoduleisavailableforthedevelopmentofonlineemulators,resultinginalongdevelopm

4、entcycleandhighcost.AnIPcorewithdebuggingmoduleisdesignedinthisarticlebycombiningtop-downandbottom—updesignmeth—ods.ThedesignisverifiedontheXC3S700ANcombiningEM78P447S.KeywordsFPGA;MCU;ICE;IPsoft—core;USB随着片上系统集成度越来越高,嵌入式技术得到1特点及其应用广泛应用,尤其是在消费电子产品中的应用,芯片在线仿真器(In—CircuitEmulator,ICE)的研

5、发也变得越来仿真器从应用性角度可分为两类:(1)特定在线越重要,然而市场上的大部分ICE都是适用于几款或仿真器。包括使用BDM、JTAG等,属某一类或者某一一个系列的芯片,市场中的BD12000、TRACE32等通系列的。(2)通用型仿真器。一类是用硬件搭建程序用仿真器并不能满足需求,一些提出通用仿真器的方来实现的,这种仿真器并没有很好的适用度,但可以作案却并没有提出调试模块的IPcore具体的实现方为基本的开发实验,另一类则是基于FPGA用IP核来法【lJ。使得开发人员在开发相应在线仿真器时,周实现-9J,将要实现ICE的所有IP软核下载到FPGA期大幅增长,成

6、本相应增加。基于此,提出一种具体实中实现,这种方案虽然通用,然而受调试模块IP的限现调试模块IPcore的方法,实现通用性,缩短开发周期,制,想要针对不同处理器进行ICE开发需要较长的周减少成本。整个过程的开发选择了在XilinxSpartan系期,且没有固定的方案,可重复率较小,基于此,文中列列XC3S700AN开发板套件中进行。出实现ICE调试模块IP的详细框架,并列出时钟控制块的详细逻辑,使得其重复利用率大幅提高,缩短了开发周期。收稿日期:2013.10.242系统实现作者简介:江正斌(1987一),男,硕士研究生。研究方向:系统设计,电子器件及其应用。E-

7、mail:874304243@qq.coin。一般通用在线仿真器系统的实现可以分为:PC端周建伟(1965一),男,教授。研究方向:半导体材料与集成软件部分,USB(UniversalSerialBus)接口部分和以电路衬底材料表面超精密加工技术。李德安(1987一),男,FPGA为主的硬件部分,3个部分缺一不可。从实现功硕士研究生。研究方向:AD及电源管理Ic设计。彭崇梅能上来说,以FPGA为主的硬件部分是ICE机制实现(1972一),女,高级工程师。研究方向:集成电路开发应用。的关键。图1为在线仿真器实现的系统图。袁国顺(1966一),男,教授。研究方向:嵌入

8、式CPU设

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。