DSP+FPGA四轴运动控制器方案与对策.doc

DSP+FPGA四轴运动控制器方案与对策.doc

ID:54044683

大小:236.00 KB

页数:5页

时间:2020-04-12

DSP+FPGA四轴运动控制器方案与对策.doc_第1页
DSP+FPGA四轴运动控制器方案与对策.doc_第2页
DSP+FPGA四轴运动控制器方案与对策.doc_第3页
DSP+FPGA四轴运动控制器方案与对策.doc_第4页
DSP+FPGA四轴运动控制器方案与对策.doc_第5页
资源描述:

《DSP+FPGA四轴运动控制器方案与对策.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、.DSP+FPGA四轴运动控制器设计方案引言  运动控制技术是制造自动化的关键基础,其水平高低是衡量一个工业现代化的重要标志,研究和开发具有开放式结构的运动控制器是当前运动控制领域的一个重要发展方向。设计了一种基于DSP与FPGA的运动控制器。该控制器以DSP和FPGA为核心器件,针对运动控制中的实时控制、高精度等具体问题,规划了DSP的功能扩展,并在FPGA上扩展了功能相互独立的四轴运动控制电路。该电路实现了四路控制信号输出,四路编码信号的接收和处理,以及原点信号,正负限位信号等数字量的接收和处理。

2、具有结构简单、开放性、模块化等特点,能够较好的满足运动控制器的实时性和精确性。1系统概述  该四轴运动控制器系统以TI公司C2000系列DSP芯片TMS320F2812和ALTERA公司CycloneⅡ系列FPGA芯片EP2C8F256C6为核心,DSP通过网口接收上位机的控制参数,完成系统位置、速度控制及运动轨迹规划;FPGA完成运动控制器的精确插补功能和外围电路的扩展,系统总体框图如图1所示。    运动控制器的主要功能包括:4路模拟电压输出,电压围为-10~+10V,分辨率为16b;4路脉冲量信

3、号输出;4路脉冲方向信号输出;4路驱动复位信号输出;4路驱动使能信号输出;4路差分编码信号输入;4路驱动报警信号输入;8路正负限位信号输入;4路原点信号输入;16路通用数字量。I/O。2DSP模块设计  DSP根据从上位机接收的运动模式和运动参数实时计算规划位置和规划速度,生成所需的速度曲线,实时的输出规划位置。TMS320F2812是TI推出的一款专门用于电机控制的32位定点DSP芯片,采用高性能静态CMOS技术,主频高达150MHz(指令周期6.67ns),低功耗,核心电压为1.8V,I/O电压3

4、.3V,支持JTAG边界扫描,128K×16b的片FLASH。有两个事件管理器(EVA和EVB),它们都是特定的外围设备,为多轴运动控制器而设计的。可通过外部存储器接口XINTF扩展外部存储器。DSP外围模块设计如图2所示。word专业资料.    为增强抗干扰性,DSP通过以太网控制器RTL8019AS与上位机连接,RTL8019AS部含有一个16KB的SDRAM,DSP通过外部存储器接口对其进行读写来接收上位机的命令或向上位机传送反馈信号。在数据处理过程中要占用大量的存储空间,DSP部仅含有18K

5、×16b的SARAM和128K×16b的FLASH,存储空间显得过小,所以通过外部接口扩展了256K×16bRAM和512K×16bFLASH,RAM和FLASH芯片分别选择IS61LV25616AL、SST39VF800,它们都具有接口简单、读写速度快等优点。SCI模块用于扩展RS232串行通信接口,串口芯片使用MAX3232。  运动控制器所需电压为5V,3.3V,1.8V,1.2V。输入电压5V,分别采用稳压芯片LM1085IS3.3,LM1117-1.8将其转换成3.3V和1.8V,由于TMS

6、320F2812的I/O电压3.3V要先于核电源上电,所以1.8V要由3.3V降压得到,以确保上电次序。1.2V是FPGA核所需电压,由稳压芯片LM317S稳压得到,LM317S的输出电压围为1.2~25V,复位电路采用SP708低功耗微处理器监控器件,此器件有众多的组件,有效的增强了系统的可靠性及工作效率。  3FPGA模块设计  FPGA用于轴资源的扩展,当接收到DSP中的规划位置后,在轴资源中对其进行变换处理,输出到伺服控制器中,伺服控制器将规划位置与编码反馈的计数位置进行比较,获得跟随误差,并

7、通过伺服控制算法得到实时的控制量,将控制量传递给D/A转换器,由D/A转换器转换成控制电压输出。  EP2C8F256C6是ALTERA公司CycloneⅡ系列芯片,其特点为高性能低功耗,核供电电压为1.2V,8256个逻辑单元(LEs),182个用户I/O口(项目中使用了157个I/O口),165888b的部RAM,嵌入了18b的乘法器,每个乘法器又可拆成2个9b的乘法器,芯片部含有2个锁相环(PLL),8个全局时钟(GlobalClocks)。该芯片所具有的逻辑单元数、频率和用户I/O口等都能很好

8、的满足设计需求。FPGA的外围模块扩展如图3所示。word专业资料.    3.1与DSP接口设计  DSP芯片的事件管理器(EVA,EVB)用于和FPGA连接,当输出脉冲量控制驱动器时,DSP使用两个事件管理器进行PWM波的控制,当输出模拟量时,DSP使用GPIOA/GPIOB向FPGA输出规划位置。  3.2模拟信号输出电路设计  采用D/A转换器AD669进行模拟信号的输出,AD669具有两级锁存,在设计中,将其四路D/A芯片的第一级锁存处于透明状

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。