V波段波导-微带探针转换器设计-论文.pdf

V波段波导-微带探针转换器设计-论文.pdf

ID:53752145

大小:520.87 KB

页数:3页

时间:2020-04-23

V波段波导-微带探针转换器设计-论文.pdf_第1页
V波段波导-微带探针转换器设计-论文.pdf_第2页
V波段波导-微带探针转换器设计-论文.pdf_第3页
资源描述:

《V波段波导-微带探针转换器设计-论文.pdf》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、a竹技2014年第27卷第7期ElectronicSci.&Tech./Ju1.15.2014V波段波导.微带探针转换器设计王洁,宋志东,张娟,湛婷(西安电子工程研究所专业7部,陕西西安710100)摘要采用高频仿真软件HFSS仿真设计了V波段E面探针方式的波导一微带探针转换器结构,并加工制作了实物样件。经测试样件实测结果表明,在频率50~60GHz的范围内,转换器的插入损耗<0.5dB,与仿真结果基本吻合.适合广泛工程应用。关键词V波段;波导一微带探针转换器;HFSS仿真中图分类号TN455文献标识码A文章编号1007—7820(2014)07—087—03DesignofaVBand

2、WaveguidetoMicrostripProbeTransitionWANGJie,SONGZhidong,ZHANGJuan,ZHANTing(SeventhProfessionalDivision,Xi’anElectronicEngineeringResearchInstitute,Xi’an710100,China)AbstractThispaperpresentsthedesignofaV-bandE-planetransitionbyhighfrequencysimulationsoftwareHFSS.Abacktobackstructuresampleisfabric

3、ated,andthemeasurementresultsshowthatinsertlossislessthan0.5dBatfrequenciesfrom50GHzto60GHz.KeywordsVband;waveguidetomicrostripprobetransition;HFSSsimulation随着毫米波技术的发展,微波毫米波混合集成电好使探针处于波导内电场最强位置,微带探针经一段路与单片集成电路在通信、雷达、制导以及其他一些系高阻抗线变换到50Q微带线上,实现了波导到微带的统中得到了广泛应用,微带传输线正在越来越多的场转换。波导一微带探针过渡又可分为两种形式,一种合取

4、代金属波导,成为制作毫米波集成电路的重要传为基片表面与波导中波传播方向垂直,另一种为基片输线。而矩形波导具有功率容量大、损耗小、无辐射损表面与波导中波传播方向平行,如图1和图2所示。耗、结构简单、Q值高的特点¨J,因此在微波毫米波电路和系统中被广泛应用,现在大多毫米波实验设备的输入输出端口均为波导形式。在毫米波电路和系统中经常需要进行这两种传输线形式的转换,因此,波导到微带过渡结构性能的优劣成为影响系统性能的关键。本文设计了一种波导一微带探针转换器结构,在高频仿真软件HFSS中优化仿真的基础上,加工制作图1微带平面与波传播方向垂直了实物样件。实测结果与软件仿真结果相符,符合工程要求。1模

5、型结构分析波导一微带探针转换器是波导一微带转换器结构中的一种,是从同轴探针发展而来,实质上是通过一段起耦合探针作用的微带线将波导中的电场耦合到微带线上。矩形波导中探入一段微带探针短路活塞,恰图2微带平面与波传播方向平行波导中短路面和微带探针的距离应为A/4,这样收稿日期:2014—01-25保证探针处于波导中电场最强位置。探针利用一段起作者简介:王洁(1983一),女,工程师。研究方向:微波毫米波电路与系统。E.mail:wj83316@sina.corn。宋志东耦合作用的微带线将波导中的电磁场耦合到微带上。(1985一),男,工程师。研究方向:微波毫米波电路与系统。同时还需适当选择耦合

6、腔的尺寸以抑制高次模的影张娟(1984一),女,工程师。研究方向:微波毫米波电路与响。在耦合腔处用一段长度为A/4的阻抗变化微带线系统。湛婷(1981-),女,工程师。研究方向:微波电路。将阻抗变至50Q。过渡性能的好坏主要取决于插WWW.dlanzikeji.org——87任泽宇,等:基于FPGA的F—RAM防掉电设计图5为使用同一bit文件观测,图中相关信号的说图5(e)的结果说明读出数据为实验第三步即第明如表1所示。一次写入的数据,重复验证结果不变,说明达到了防掉表l相关信号含义说明电的目的,且读写功能正常,符合设计要求。设计中考虑试验时可能遇到的E、WOR线断情况,故给两控制管脚

7、均接人下拉电阻,避免了控制写操作时E、WOR变为高电平,进而防止了误操作的发生。4结束语本文介绍了F—RAM的基本读写时序,并着重说明了基于FPGA实现防掉电的设计思路。设计利用数据帧头信息作为标志位,简化了逻辑复杂度。该方法实验结果说明,图5(a)为第一步擦除操作,E、已应用于相关项目中,为实验数据记录分析及查找问WOR均接为低电平,擦除即将每个地址中均写人数据题提供了方便。0,对应d_writein均为0,按写地址顺序变化。图5

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。