8086 内部功能方块图 - 微算机原理与应用

8086 内部功能方块图 - 微算机原理与应用

ID:5305154

大小:605.73 KB

页数:26页

时间:2017-12-07

8086 内部功能方块图 - 微算机原理与应用_第1页
8086 内部功能方块图 - 微算机原理与应用_第2页
8086 内部功能方块图 - 微算机原理与应用_第3页
8086 内部功能方块图 - 微算机原理与应用_第4页
8086 内部功能方块图 - 微算机原理与应用_第5页
资源描述:

《8086 内部功能方块图 - 微算机原理与应用》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、微算機原理與應用第7CPU硬體模式本章目標•了解8086CPU的結構、接腳功能、與資料存取時序•了解80286CPU的結構、接腳功能、與資料存取時序•了解80386CPU的結構、接腳功能、與資料存取時序•了解80486CPU的結構、接腳功能、與資料存取時序•了解Pentium的結構、接腳功能、與資料存取時序•了解PentiumII、III、與Pentium4的結構與功能林銘波編著---全華科技圖書公司7.1微算機原理與應用第7CPU硬體模式8086內部功能方塊圖執行單元(EU)匯流排界面單元(BIU)指標/指示暫

2、存器資料暫存器IPSPAHALAXCSBPBHBLBXDS節區暫存器DICHCLCXESSIDHDLDXSS面匯邏流匯流輯排界排ALU指令佇列指令暫控制單元存器林銘波編著---全華科技圖書公司7.2微算機原理與應用第7CPU硬體模式8086/8088接腳分佈圖MN/MX=VccMN/MX=0MN/MX=VccMN/MX=0GND140VccVccGND140VccVccAD14239AD15AD15A14239A15A15AD13338A16/S3A16/S3A13338A16/S3A16/S3AD12

3、437A17/S4A17/S4A12437A17/S4A17/S4AD11536A18/S5A18/S5A11536A18/S5A18/S5AD10635A19/S6A19/S6A10635A19/S6A19/S6AD9734BHE/S7BHE/S7A9734SS0VccAD8833MN/MXMN/MXA8833MN/MXMN/MXAD7932RDRDAD7932RDRDAD61031HOLDRQ/GT0AD61031HOLDRQ/GT0AD51130HLDARQ/GT1AD51130HLDARQ/GT1AD41

4、229WRLOCKAD41229WRLOCKAD31328M/IOS2AD31328IO/MS2AD21427DT/RS1AD21427DT/RS1AD11526DENS0AD11526DENS0AD01625ALEQS0AD01625ALEQS0NMI1724INTAQS1NMI1724INTAQS1INTR1823TESTTESTINTR1823TESTTESTCLK1922READYREADYCLK1922READYREADYGND20808621RESETRESETGND20808821RESETRESE

5、T林銘波編著---全華科技圖書公司7.3微算機原理與應用第7CPU硬體模式8086/8088接腳功能與類型接腳名稱功能類型基本信號組AD15~AD0資料/位址匯流排雙向,三態A16/S3,A17/S4位址/節區識別碼輸出,三態A18/S5位址/中斷致能旗號狀態輸出,三態A19/S6位址/狀態輸出,三態BHE/S7高序資料匯流排位元組致能/狀態輸出,三態RD讀取控制輸出,三態READYWAIT狀態要求輸入TEST等待測試控制輸入INTR中斷要求輸入NMI不可抑制中斷要求輸入RESET系統重置輸入CLK系統時脈輸入V

6、cc/Gnd電源/接地輸入林銘波編著---全華科技圖書公司7.4微算機原理與應用第7CPU硬體模式8086/8088接腳功能與類型最大模式系統信號組(MN/MX=Gnd)S2,S1,S0匯流排週期狀態輸出,三態RQ/GT1,RQ/GT0匯流排優先權控制雙向QS1,QS0指令佇列狀態輸出LOCK匯流排鎖住控制輸出,三態最小模式系統信號組(MN/MX=Vcc)M/IO記憶器/IO存取控制輸出,三態WR寫入控制輸出,三態ALE位址鎖住致能輸出DT/R資料傳送接收輸出,三態DEN資料致能輸出,三態INTA中斷要求認知輸出

7、HOLD三態匯流排持住要求輸入HLDA三態匯流排持住認知輸出林銘波編著---全華科技圖書公司7.5微算機原理與應用第7CPU硬體模式SS0*、IO/M*、與DT/R*的信號組合IO/MDT/RSS0名稱功能000INTA中斷認知001MEMR記憶器讀取010MEMW記憶器寫入011HALTCPU執行HLT指令而且在HALT狀態100IFETCHCPU正在讀取指令OPCODE101IORI/O裝置讀取110IOWI/O裝置寫入111NONE系統匯流排不啟動林銘波編著---全華科技圖書公司7.6微算機原理與應用第7C

8、PU硬體模式記憶器系統結構BHEA0A19~A1FFFFFFFFFEFFFFFFFFFEFFFFDFFFFDFFFFCFFFFC(Y+1)(Y)(X+3)(X+2)(X+1)(X)00005000040000300003000020000200001000000000100000(a)邏輯位址空間D15~D8D7~D0(b)實際記憶器系統結構林銘波編著---全華科技圖書公

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。