成都理工大学数字电子技术基础期末试题2009—2010学年.pdf

成都理工大学数字电子技术基础期末试题2009—2010学年.pdf

ID:52934669

大小:226.86 KB

页数:4页

时间:2020-04-02

成都理工大学数字电子技术基础期末试题2009—2010学年.pdf_第1页
成都理工大学数字电子技术基础期末试题2009—2010学年.pdf_第2页
成都理工大学数字电子技术基础期末试题2009—2010学年.pdf_第3页
成都理工大学数字电子技术基础期末试题2009—2010学年.pdf_第4页
资源描述:

《成都理工大学数字电子技术基础期末试题2009—2010学年.pdf》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、成都理工大学2008—2009学年第一学期《数字电子技术基础》试题大题一二三四五六七八九十总分成绩一、填空题:(本大题共6个小题,10个空格,每空格2分,共20分)1、十进制数53,对应8421BCD码,二进制数,十六进制数___________2、逻辑函数F=(A+D)(A+B)•AD的反函数为________________,最小项之和的标准形式为__________________.3、OC门工作时,须外接________________4、已知74系列门电路的标准参数为VOH(min)=2.4V,VOL(max)=0.4V,VIH(min)=2.0V,VIL(max)=0.8V。

2、则VNH=________________,VNL=________________。5、当双向移位寄存器74LS194的SS=01时,该移位寄存器处于_________状10态。6、边沿结构D触发器的特性方程为___________。二、选择题(每小题2分,共10分)1、下列哪一种门电路,不可以将其输出端并联使用()a推拉式输出的TTL门电路bOC门cOD门d三态门2、以下哪种方法不能消除竞争—冒险现象()a在输出端并接一个很小的滤波电容b在电路中引入选通脉冲c修改逻辑设计,增加冗余项d减小电路的传输延迟时间3、当数值比较器CC14585用来比较两个四位二进制数时,其I,I,I分(A<

3、B)(A=B)(A>B)别接()a.001b.011c.010d.0004、如果将TTL与非门做非门使用,则多余端应做()处理。a.全部接高电平或悬空。b.部分接高电平,部分接地。c.全部接地。d.部分悬空,部分接地。5、按各触发器的状态转换和CP分类的关系,计数器可分为()计数器。a加法、减法和可逆b同步和异步c二进制、二—十进制和循环码计数dM进制三、利用卡诺图法化简逻辑函数(本题6分)Y=CD+ABDC+ABD+ACD四、用3线—8线译码器和必要的门电路实现逻辑函数(本体10分)F=ABC+ABC+BC五、下图所示的触发器电路,设初始状态nQ=0,试画出Q和Q端波形。(本题8分)六

4、、画出用74161的进位输出端C构成的12进制计数器的连线图。(本题10分)七、由555定时器构成的施密特触发器如图2(a)所示,试画出输出u波形。o(本题8分)ui+6V4V4872V3uo555tuou65i21C5t八、试分析图所示电路的逻辑功能,写出逻辑函数式和真植表。(本题10分)九、试用双向移位寄存器74LS194构成8位双向移位寄存器。(8分)十、双四选一数据选择器74HC153构成电路如图所示,试分析该电路功能。(本题10分)

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。