相位累加器原理.doc

相位累加器原理.doc

ID:52824618

大小:73.00 KB

页数:4页

时间:2020-03-30

相位累加器原理.doc_第1页
相位累加器原理.doc_第2页
相位累加器原理.doc_第3页
相位累加器原理.doc_第4页
资源描述:

《相位累加器原理.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、相位累加器一个正弦波,虽然它的幅度不是线性的,但是它的相位却是线性增加的。DDS正是利用了这一特点来产生正弦信号。如图2,根据DDS的频率控制字的位数N,把360°平均分成了2的N次等份。图2,相位累加器原理假设系统时钟为Fc,输出频率为Fout。每次转动一个角度360°/2N,则可以产生一个频率为Fc/2N的正弦波的相位递增量。那么只要选择恰当的频率控制字M,使得Fout/Fc=M/2N,就可以得到所需要的输出频率Fout,Fout=Fc*M/2N,相位幅度转换通过相位累加器,我们已经得到了合成Fout频率所对应的相位信息,然后相位幅度转换器把0°~360°的相位转换

2、成相应相位的幅度值。比如当DDS选择为2Vp-p的输出时,45°对应的幅度值为0.707V,这个数值以二进制的形式被送入DAC。这个相位到幅度的转换是通过查表完成的。DAC输出代表幅度的二进制数字信号被送入DAC中,并转换成为模拟信号输出。注意DAC的位数并不影响输出频率的分辨率。输出频率的分辨率是由频率控制字的位数决定的。用于DDS系统相位累加器的加法器设计 频率源是雷达、通信、电子对抗与电子系统实现高性能指标的关键之一,被喻为众多电子系统的“心脏”。而当今高性能的频率源均通过频率合成技术实现。传统的频率合成器有直接频率合成器和锁相环两种。直接数字式频率合成(Dire

3、ctDigitalFrequencySynthesis,DDS或DDFS)将先进的数字处理理论与方法引入信号合成领域,标志着第三代频率合成技术的出现。DDS具有相对带宽宽、频率转换时问短、频率分辨率高、输出相位连续、可产生宽带正交信号及其他多种调制信号、可编程和全数字化、控制灵活方便、性价比高等特点。1DDS基本原理  数字频率合成器是一种数字控制的锁相倍频器。其输出频率是基准频率的整数倍,通过频率选择开关改变分频比来控制压控振荡器的输出信号频率。  DDS的工作原理是以数控振荡器的方式产生频率、相位可控制的正弦波。电路一般包括基准时钟、频率累加器、相位累加器、幅度/相

4、位转换电路、D/A转换器和LPF(LowPhaseFilter,低通滤波器)。频率累加器对输入信号进行累加计算,产生频率控制字。相位累加器是典型的反馈电路,他由N位全加器和N位累加寄存器级联而成,对代表频率的二进制码进行累加运算。幅度/相位转换电路实质上是一个波形寄存器,以供查表使用,读出的数据送入D/A转换器和LPF。  N位相位累加器由N位加法器和N位累加寄存器组成。每来一个时钟脉冲fCLK,N位加法器将频率控制字K与N位累加寄存器输出的累加相位数据相加,并把相加后的结果送至累加寄存器的输入端。累加寄存器一方面将上一时钟周期作用后所产生的新的相位数据反馈到加法器的输

5、入端,使加法器在下一时钟的作用下继续与频率控制字K相加;另一方面将这个值作为取样地址送入幅度/相位转换电路,幅度/相位转换电路根据这个地址输出相应的波形数据。最后经D/A转换器和LPF将波形数据转换成所需要的模拟波形。  相位累加器在基准时钟的作用下,进行线形相位累加,当N位相位累加器累加N次后就会产生一次溢出,这样就完成了一个周期,这个周期也就是DDS信号的频率周期。由此可见,相位累加器的速度是影响其系统速度的最主要因素。本文的主要工作就是围绕着怎样改进DDS相位累加器的性能展开的。2相位累加器的优化设计  为了优化DDS系统的性能,提高其频率转化速度,并使其输出相位

6、连续。本文就DDS相位累加器模块进行了改进。通常的电路设计中累加器模块常采用超前进位加法器,这种结构克服了串行进位引起的时间滞后,很大程度上提高了加法器的运算速度,但是仍有其不足之处。c4=g3+p3g2+p3p2g1+p3p2p1g0+p3p2p1p0c0(1)  加法器位数越高,超前进位位就需要有越多输入的与门,虽然16位加法器可以用5个四位超前进位加法器级联而成,但是在四位超前进位加法器中就已经出现了四输入的与门,这样就大大减小了电路运算的速度,并引起大的功耗。而且在后期的版图设计中,会导致版图面积很大,不易布局布线。  在现代CMOS技术中,广泛采用镜像电路。一

7、个镜像电路对nFET和pFET采用相同的拓扑连接晶体管。他的版图具有对称性,易于布局布线,并且节省版图面积。  且电路中NOMS及PMOS阵列的串联管子数最多为3个。通过MOS管的RC模型,可以得出串联的管子数越少,电路功耗越小,且具有较短的上升下降时间。一个四位的超前进位加法器需要用216只MOS管,而利用镜像电路即使采用级联的方式实现四位全加器只需要112只管子,因此从版图面积来考虑,镜像加法器大大优于超前进位加法器。  为了验证镜像加法器在速度上是否优于超前进位加法器,本文在Cadence环境下对采用两种方法设计的四位全加器进行仿真

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。