欢迎来到天天文库
浏览记录
ID:52478469
大小:358.33 KB
页数:5页
时间:2020-03-28
《基于单路FIFO的多通道同步采集存储系统的研究.pdf》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、第38卷第8期电力系统保护与控制Vbl-38NO.82010年4月16日PowerSystemProtectionandControlkpr.16,2010基于单路FIF0的多通道同步采集存储系统的研究张耀政,王文廉,张志杰(中北大学信息与通信工程学院,山西太原030051)摘要:设计了一种多通道同步采集存储测试系统,利用CPLD(复杂可编程逻辑器件)和单路FIF0(先入先出存储器)缓存实现了四路ADC同步转换数据到FLASH存储器的数据存储方式此设计方案实现了在采样速率变化的情况下,FIF0自适应完成缓存速率调整的功能,并且多通道数据能连续
2、不间断地存储到FLASH存储器中。这对于多通道变采样的存储测试系统设计具有一定的借鉴意义。关键词:同步采集;CPLD;FIFO;自适应Studyonmulti-channelsynchrOnizatiOnacquisitionandstoragesystembasedononeFIFOZHANGYao—zheng,WANGWen—lian,ZHANGZhi-jie(Schooloflnform~ionandCommunicationEngineering,NoahUniversityofChina,Taiyuan030051,China)Ab
3、stract:Inthispaper,anewmulti—channelsynchronousacquisitionandstoragesystemisdesigned,whichmakesuseofcomplexprogrammablelogicdevice(CPLD)andone-wayfirstinfirstOUtmemory(FIFO)cachetorealizedatastoragemeanofthefoursimultaneousADCconversiondatatoFLASHmemory.Thisdesignimplements
4、thatinthevariablesamplingrate,FIFOcachecanachieveself-adaptivefunctionoftherateadjustmentandmulti—channeldataCanbestoreduninterruptedinFLASHmemory.Ithasreferablevalueonthemulti—channelvariablesamplingdesignofthestoragemeasurementsystem.Keywords:synchronousacquisition;CPLD:F
5、IFO;self-adaptive中图分类号:TP274文献标识码:A文章编号:1674-3415(2010)08.0100.05本系统设计整体思路是在一次的模数转换周期0引言中,以FIFO为桥梁和过渡,把多路AD转换器转数据采集存储是信号处理过程中的一个重要环换完成的数据实时地、不间断地存储到FLASH存节,已经广泛应用于温度测试、冲击波测试、瞬态储器。本系统以四路为例。四路模拟信号经过低通信号测试、无线探伤等领域IlJ。近年来,随着数字滤波处理后进入四片AD存储器进行转换,为了确化技术的不断发展,数据采集技术也呈现出通道更保模数转换的同步
6、性,由CPLD分频提供四片AD多、数据量更大的发展态势[2-4]。然而,要让多通道相同的转换信号,并且在CPLD时序电路的控制下,同步的、实时的采集存储,中间不能出现任何断点,在一次模数转换周期内,四路12位的数据进入9且要保证采集的高精度,比较困难。传统上大部分位的单片FIFO中。此后,单片机提供FIFO的读时的多通道数据采集系统,模拟信号需要经过多路模钟,完成从FIFO到FLASH存储器数据的存储。拟开关,分时切入模数转换器进行循环采样J,并1.2系统结构没有做到多通道的、实时同步采样存储。因此,本系统框图如图1所示。ADC采用AD公司推
7、出文将介绍一种新的多通道同步采集存储系统的设计的l2位高速、低功耗、逐次逼近式AD转换器方法,实现在一次A/D转换过程中,多路数据同时AD7492。它的数据通过率为1MSPS。输入信号从采样、转换,并且以FIFO为缓存,最终存储到CoNVST的下降沿开始被采样,忙信号线BUSYFLASH存储器中的研究方法。在转换起始时为高电平,最大在880ns后变为低电平表示转换结束,转换结果通过CS和RD的信号从1系统的设计思路和结构并行口取走。FIFO使用的是CY7C4261,它具有16K1.1系统设计思路的数据深度和9位的数据宽度,最大时钟周期频率张耀
8、政,等基于单路FIFO的多通道同步采集存储系统的研究.101.可达到100MHz,电源电压为3_3V。尺和D0-D11~DACO。NvVS—t—一CoNVSTCoN
此文档下载收益归作者所有