欢迎来到天天文库
浏览记录
ID:52124590
大小:505.00 KB
页数:43页
时间:2020-04-01
《数显式测量电路设计预设计.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、电子技术课程设计信息科学与技术学院吴亚琼概述课程设计的总过程设计实例介绍概述•时间:2周•题目:数显式测量电路的设计1.特点系统设计:•包含各单元电路之间,与负载、与输入电路之间的•包含多种单元电路(模拟、数字)的设计功能配合、时序配合。——模拟电路和数字电路知识和理论的综合运用。2.教学方法教师:讲解重点(共两次课),指导学生:设计(不允许抄袭)、安装、调试(要求学生独立完成,需要教师帮助调试将计入成绩)3.教学安排分四阶段:一:预设计——框图设计、总体电路设计………………….…2天二:安装调试………
2、………3天三:印刷电路板图设计……3天四:总结、答辩.…….……...2天两个班交叉进行4.评分标准:框图和总体电路设计20%;安装调试30%;印刷电路板图设计30%;总结报告及答辩20%。概述课程设计的全过程设计实例介绍课程设计的全过程:•给定任务书•查资料•安装调试•印刷电路板图设计Ⅰ.具体任务要求Ⅱ.使用的主要元器件•框图设计•总体电路设计Ⅰ.具体任务要求:2.采用一只发光二极管、两只LED数码管显示。1.测量NPN硅三极管的直流电流放大系数β199。测试条件:3.测量电路误差绝对值不超过4.数显
3、清晰、稳定——显示时间大于人眼的滞留时间(0.1S)。IB=10A,允许误差2%。14VVCE16V,对不同β值的三极管,VCE基本不变。Ⅱ.使用的主要元器件:1.选择器件的因素:考虑性能、价格、货源、体积等。尽量减少元件类型。•电阻:<1M,最大不超过10M,1/4W,碳膜电阻•电容:非电解电容100PF0.5F,考虑频率、性能稳定性、价格,独石电容通用集成运放LM324高阻型集成运放LF351通用型集成电压比较器LM311集成定时器NE555二-五-十进制计数器74LS90BCD七段译
4、码器74LS47双D上升沿触发器74LS74六施密特反相器74LS14四2输入与非门CC4011共阳极LED七段数码管2.使用的主要集成器件:•给定任务书•查资料•安装调试•印刷电路板图设计•框图设计•总体电路设计课程设计的全过程:课设指导书分四部分:•参考电路:《N沟道结型场效应管夹断电压测量电路》——电路的基本组成,主要单元电路(VP/Vx、Vx/f、数显)的设计、参数计算,各单元之间的连接。•(任务书)•元件使用说明:熟悉各芯片功能、使用方法•设计过程:电子电路系统设计的几大步骤、方法。目的:了解物
5、理参数测量的基本原理和数显电路的设计方法和步骤•给定任务书•查资料•安装调试•印刷电路板图设计•框图设计•总体电路设计课程设计的全过程:框图设计——方案设计:定出实现它的整体方案(确定主要功能块、单元电路及相互联系),并用方框图表示出来。用B5纸画出。参考P4图1-3。VP/VX转换电路压控振荡器10进制计数器被测三极管与门计数时间产生电路10进制计数器清零信号产生电路七段译码器七段译码器•给定任务书•查资料•安装调试•印刷电路板图设计•框图设计•总体电路设计课程设计的全过程:•—VX转换电路;•VX—f
6、转换电路:压控振荡器;•计数时间产生电路;•计数、译码、显示电路;•清0信号产生电路等。2.绘制总体电路图:用A4纸画出。参考P14图1-13。总体电路的设计(选择元器件,具体电路设计并计算参数):主要单元电路设计和参数计算:•给定任务书•查资料•安装调试•印刷电路板图设计此阶段结束于:第二次课上课之前——每人交框图(B5纸)、总体电路图(A4纸)各1份预设计•框图设计•总体电路设计课程设计的全过程:概述课程设计的总过程设计实例介绍《结型场效应管夹断电压数显式测量电路》VDS=10Va.漏源电压VDS=1
7、0V,允许误差±5%;b.漏极电流ID=10μA,允许误差±1μA;此时的栅源电压VGS——夹断电压VP(1)测量N沟道结型场效应管夹断电压VP(负值,绝对值<9.9)。测试条件:1.设计要求:换被测管,测试条件不变。(2)采用两只LED数码管、一只发光二极管显示。(3)设D、G、S三个插孔,当被测场效应管插入时,打开电源,显示器即显示该场效应管的夹断电压VP的绝对值,响应时间不超过2秒。(4)在温度基本不变(20℃左右)时,测量误差的绝对值<,n为显示器的读数。最大显示数字为9.9。显示的数字清晰——显
8、示周期大于人眼的滞留时间0.1S。●为使计数准确,计数器开始计数前,应先清0;●为使数字显示清晰,在译码、显示前,可先送锁存器锁存。转换电路压控振荡器计数时间产生电路&计数器锁存器译码器显示器X被测参数VXV1V2V3清零信号产生电路锁存信号产生电路2.框图设计:(1)数显式测量电路的结构框图和工作波形:工作波形图说明:如果计数时间远小于人眼的滞留时间(0.1S),锁存器可以省略;并利用译码器的消隐端,使数码管在计数时间内为暗
此文档下载收益归作者所有