数字电路数电部分AD.ppt

数字电路数电部分AD.ppt

ID:52124062

大小:2.22 MB

页数:38页

时间:2020-04-01

数字电路数电部分AD.ppt_第1页
数字电路数电部分AD.ppt_第2页
数字电路数电部分AD.ppt_第3页
数字电路数电部分AD.ppt_第4页
数字电路数电部分AD.ppt_第5页
资源描述:

《数字电路数电部分AD.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、9.2.6集成A/D转换器及其应用9.2A/D转换器9.2.1A/D转换的一般工作过程9.2.2并行比较型A/D转换器9.2.3逐次比较型A/D转换器9.2.4双积分式A/D转换器9.2.5A/D转换器的主要技术指标概述ADCDn~D0输出数字量输入模拟电压能将模拟电压成正比地转换成对应的数字量。1.A/D功能:9.2A/D转换器2.A/D转换器分类①并联比较型特点:转换速度快,转换时间10ns~1s,但电路复杂。②逐次逼近型特点:转换速度适中,转换时间为几s~100s,转换精度高,在转换速度和硬件复杂度之间达到一个很好的平

2、衡。③双积分型特点:转换速度慢,转换时间几百s~几ms,但抗干扰能力最强。取样时间上离散的信号保持、量化量值上也离散的信号编码模拟信号时间上和量值上都连续数字信号时间上和量值上都离散9.2.1A/D转换的一般工作过程A/D转换器一般要包括取样,保持,量化及编码4个过程。1.取样与保持采样是将随时间连续变化的模拟量转换为在时间离散的模拟量。采样信号S(t)的频率愈高,所采得信号经低通滤波器后愈能真实地复现输入信号。合理的采样频率由采样定理确定。采样定理:设采样信号S(t)的频率为fs,输入模拟信号I(t)的最高频率分量的频率为f

3、imax,则fs≥2fimaxS(t)=1:开关闭合S(t)=0:开关断开采得模拟信号转换为数字信号都需要一定时间,为了给后续的量化编码过程提供一个稳定的值,在取样电路后要求将所采样的模拟信号保持一段时间。采样保持取样与保持电路及工作原理2.量化与编码数字信号在数值上是离散的。采样–保持电路的输出电压还需按某种近似方式归化到与之相应的离散电平上,任何数字量只能是某个最小数量单位的整数倍。量化后的数值最后还需通过编码过程用一个代码表示出来。经编码后得到的代码就是A/D转换器输出的数字量。量化3.编码在量化过程中由于所采样电压不一定能

4、被整除,所以量化前后一定存在误差,此误差我们称之为量化误差,用表示。量化误差属原理误差,它是无法消除的。A/D转换器的位数越多,各离散电平之间的差值越小,量化误差越小。两种近似量化方式:只舍不入量化方式和四舍五入的量化方式。4.量化误差:量化前的电压与量化后的电压差5.量化方式011111101011000110100010000Δ=0v7Δ=7/8v6Δ=6/8v5Δ=5/8v4Δ=4/8v3Δ=3/8v2Δ=2/8v1Δ=1/8v输入信号编码量化后电压a)只舍不入量化方式:量化中把不足一个量化单位的部分舍弃;对于等于或大于

5、一个量化单位部分按一个量化单位处理。最大量化误差为:最小量化单位=1/8VΔ=1LSB=1/8V例:将0~1V电压转换为3位二进制代码b)四舍五入量化方式:量化过程将不足半个量化单位部分舍弃,对于等于或大于半个量化单位部分按一个量化单位处理。最大量化误差为:最小量化单位:011111101011000110100010000Δ=0v7Δ=14/15v6Δ=12/15v5Δ=10/15v4Δ=8/15v3Δ=6/15v2Δ=4/15v1Δ=2/15v输入信号编码模拟电平Δ=1LSB=2/15V=1/15V例:将0~1V电压转换为3位

6、二进制代码9.2.2并行比较型A/D转换器电压比较器输入模拟电压精密电阻网络精密参考电压VREF/153VREF/157VREF/159VREF/1511VREF/155VREF/1513VREF/15输出数字量1、电路组成VI=8VREF/151111000001vICO1CO2CO3CO4CO5CO6CO7D2D1D07VREF/15vI9VREF/1500011111009VREF/15vI11VREF/1500111111015VREF/15vI7VREF/1500001110113VREF/15vI5VR

7、EF/15000001101011VREF/15vI13VR/15011111111013VREF/15vIVREF/151111111111VREF/15vI3VREF/1500000010010vIVREF/150000000000根据各比较器的参考电压值,可以确定输入模拟电压值与各比较器输出状态的关系。比较器的输出状态由D触发器存储,经优先编码器编码,得到数字量输出。3、电路特点:在并行A/D转换器中,输入电压I同时加到所有比较器的输入端。如不考虑各器件的延迟,可认为三位数字量是与I输入时刻同时获得的。所

8、以它的转换时间最短。缺点是电路复杂,如三位ADC需7个比较器、7个触发器、8个电阻。位数越多,电路越复杂。为了解决提高分辨率和增加元件数的矛盾,可以采取分级并行转换的方法。单片集成并行比较型A/D转换器的产品很多,如AD公司的AD9012(TTL工

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。