微机原理与应用课件第二章.ppt

微机原理与应用课件第二章.ppt

ID:52122457

大小:716.50 KB

页数:41页

时间:2020-04-01

微机原理与应用课件第二章.ppt_第1页
微机原理与应用课件第二章.ppt_第2页
微机原理与应用课件第二章.ppt_第3页
微机原理与应用课件第二章.ppt_第4页
微机原理与应用课件第二章.ppt_第5页
资源描述:

《微机原理与应用课件第二章.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第二章8086系统结构2.38088/8086的存储器组织2.48086的系统配置及引脚功能2.58086CPU时序2.1概述2.28086CPU结构1第二章8086系统结构2.1.1CPU的主要性能指标CPU的主要性能指标有数据宽度(或称字长)、寻址能力、工作频率(或主时钟频率)、体系结构、指令系统等。一、数据宽度(字长)CPU的字长是指CPU一次所能处理的二进制数的位数,是表示运算器性能的主要技术指标,一般它等于CPU数据总线的宽度。CPU字长越长,运算精度越高,处理信息速度越快,性能也越高。一般按CPU的字长来划分CPU的档次,常见的CPU字长有8位、16

2、位、32位和64位。2.1概述2二、寻址能力(或寻址范围)寻址能力往往是指CPU能直接存取数据的内存地址的范围,这是由CPU的地址总线引脚的数目来决定的。通常用K(千)或M(兆)来表示(1K=1024个地址;1M=1024K;1G=1024M等)。例如,8088CPU的地址总线为20根,则可直接寻址的物理地址可达1M,而80286CPU的地址线有24根,则其寻址能力为16M,而386/486/586CPU的地址线为32根,故可直接寻址的物理地址达4G。三、运算速度CPU的运算速度通常用每秒执行基本指令的条数来表示,常用的单位是MIPS(MillionInstru

3、ctionPerSecond),即每秒执行的百万条指令数,是CPU执行速度的一种表示方式。然而对于某一特定的CPU,其MIPS值并非定值,得出的数据会因CPU正在执行的软件的不同而不同。32.1.2CISC与RISC结构按计算机的指令系统来区分,可分为CISC结构的CPU和RISC结构的CPU。CISC(即ComplexInstructionSetComputer:复杂指令集计算机)和RISC(即ReducedInstructionSetComputer:精简指令集计算机)分别代表了两种不同理论的CPU设计学派。在过去的数十年间,两种理论各有不少支持者,也有许多

4、按CISC和RISC理论设计的CPU问世。一、CISC结构CISC结构的CPU是指能够识别处理100种以上汇编指令的处理器。8088,80286等,都是按CISC理论设计的,由此可见CISC对当今微处理器的发展有相当大的影响。CISC的处理功能很强,但执行指令的时钟周期也较长,使CPU的速度减慢了。4二、RISC结构RISC将机器指令简化,提供有限数量的常用和必须的指令,从而简化了CPU芯片的复杂程度,节省了芯片空间。与CISC结构比较,RISC具有速度较快、生产成本相对较低、调试方便的特点。2.1.3CPU三总线微处理器是大规模集成电路的CPU,无论什么型号的

5、CPU,其外部管脚信号线按功能可分为四类:地址总线、数据总线、控制信号总线、电源线。其中地址总线(AB)、数据总线(DB)、控制总线(CB)统称为CPU三总线。5地址总线是从CPU发送出去,用来传递地址信息。地址总线的位数决定了CPU可以直接寻址的内部存储器地址空间的大小,它是单向的。数据总线则是CPU与存储器、I/O设备之间进行相互数据传递的通道,因此是双向的。控制总线是用来传递控制信号的,一部分是CPU向外发送给存储器、I/O接口电路的控制信号,另一部分是外部接口电路给CPU传来的控制信号。上述三总线的逻辑关系一般是:CPU在工作过程中,先有地址信号,然后在

6、控制信号的作用下,通过数据总线传递数据,三者是并行的。其中8086/8088CPU管脚的特点是,地址总线和数据总线是分时复用的,而且某些控制信号线也具有双重功能,在特定的工作方式下,完成一个特定的功能。电源线包括正电源线和地线。62.28086CPU结构一、8086CPU的内部结构属第三代微处理器运算能力:数据总线:DB-16bit(8086)/8bit(8088)地址总线:AB-20bit内存寻址能力220=1MB71.总线接口部件BIU(BusInterfaceUnit)组成:16位段寄存器,指令指针,20位地址加法器,总线控制逻辑,6字节指令队列。作用:负

7、责从内存指定单元中取出指令,送入指令流队列中排队;取出指令所需的操作数送EU单元去执行。工作过程:由段寄存器与IP形成20位物理地址送地址总线,由总线控制电路发出存储器“读”信号,按给定的地址从存储器中取出指令,送到指令队列中等待执行。*当指令队列有2个或2个以上的字节空余时,BIU自动将指令取到指令队列中。若遇到转移指令等,则将指令队列清空,BIU重新取新地址中的指令代码,送入指令队列。*指令指针IP由BIU自动修改,IP总是指向下一条将要执行指令的地址。82.指令执行部件EU(ExecutionUnit)组成:通用寄存器,标志寄存器,ALU,EU控制系统等。

8、作用:负责指令的执行,完

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。