数字技术复习提纲.doc

数字技术复习提纲.doc

ID:51998584

大小:1021.00 KB

页数:39页

时间:2020-03-21

数字技术复习提纲.doc_第1页
数字技术复习提纲.doc_第2页
数字技术复习提纲.doc_第3页
数字技术复习提纲.doc_第4页
数字技术复习提纲.doc_第5页
资源描述:

《数字技术复习提纲.doc》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、数字电子技术复习提纲一、基本概念1数制、码制的概念。2逻辑代数的表示方法及运算法则和运算规律。3最大项、最小项的含义和特征。4标准与或式、或与式的含义。5基本的逻辑门的符号、关系表达式;TTL逻辑门的功能(OC门、三态门)及其参数;CMOS门的功能及其参数。6逻辑函数的表示方法;逻辑电路的种类及特征。7组合逻辑屯路的特点;典型的逻辑门屯路的种类、功能及应用。8触发器的功能分类,特性方程,功能表,状态转换图。9吋序逻辑电路的分析方法和设计的一般步骤;典型的逻辑门电路的种类、功能及应用。10时序逻辑电路置零的方式。11单稳触发器、施密特触发器的特点及应用、

2、多谐振荡器的特点。12A/D、D/A转换的功能。二、基本分析IB、O、D、H不同数制之间的转换,数制与码制之间的转换。2反演定律的运算规则;对偶规则、反演规则3逻辑代数的化简(代数法和卡诺图法)。4各类触发器之间的功能转换。5组合逻辑电路的分析和设计的步骤;典型组合逻辑电路实现逻辑函数的方法。6计数器的功能,功能扩展及模数分析。7时序逻辑电路的分析。8组合逻辑屯路的设计。9逻辑电路的电路图的连接。数字电子技术试题(一)一、填空题1、(1100110)B=())8421BCD2、逻辑函数的三种基本运算是:运算,运算,运算。3、TTL门电路74LS系列参数

3、为:t//Wmin=2V,=()刖,UOHmin=2.7V,UOLm.dK=0.5Vo则输入低电平躁声容限为:;输入高电平躁声容限为:。4、二进制加法计数器从0计到十进制数14需要个触发器8个触发器组成的二进制计数器有个状态,可记录脉冲的个数是o5、集成计数器74LS163清零需要时钟脉冲,这种清零方式称—清零;集成计数器74LS161清零不需要时钟脉冲,这种清零方式称清零。6、施密特触发器输出由低电平转换到高电平和由高电平转换到低电平所需输入触发电平不同,其差值称为电压,该差值电压越大,电路的抗干扰能力越o二、用卡诺图化简下列逻辑函数:I、Y}(AB

4、CD)=m(3,4,5,7,9,l3,14,15,)2、y2=ABC4-ABD+ABD+ABCD,已矢口约束条件AB+AC=0三、写出下列门电路输出逻辑值或表达式。1、各门均为TTL门电路(%=0.8/C,R0N=2.5K)y22、各门均为CMOS门电路yfy2AB0四、图示为由4个全加器组成的逻辑电路1、列出全加器的真值表,指出组成的逻辑电路名称2、当A3Ao=1010,=0101,时S3S2S}S„=?人3B.<人2h2BjAoBoS3S2So五、试用屮规模集成器件和门电路实现逻辑函数1、用3—8线译码器74LS138实现/=ABC+AB,画出连线

5、图。2、用8选1数据选择器74LS151实=ABC+ABC+AB画出连线图cST必D

6、Do「74LS151D37Y—D4——D5D6d7A2A

7、A()1~If六、在屮规模集成移位寄存器74LS194屮,若要寄存1101数码时,试分别画出在CP脉冲作用下的下面儿种情况的吋序图。(设寄存器初始状态为0)1、数码从%端串行输入CQoQlQ2Q3$74LS194$D]D2D3Dsl2、数码从端并行输入1CP匕用74LS161构成计数器如下图所示,请分析M=1和M=0时分别为几进制计数器,并分别画出状态转换图。&00一匕0.5Ky2A0数字电子技术模拟试题(二)

8、一、填空题]、(11010101)()1)二()II二()8421BCD2、逻辑代数的反演定律是:AB=,A+B=,3、CMOSfl电路CC4000系列参数为:t/Wmin=3.5V,UILmax=1.5V,UOHn,n=4.6V,UOLmdX=0.05Vo则输久低电平躁声容限为:;输入高电平躁声容限为:o4、十进制加法计数器由个触发器组成,有个状态,可记录脉冲的个数是o5、4位移位寄存器,经过个CP脉冲之后,4位数码恰好全部串行移入寄存器,再经过个CP脉冲可得串行输出。6、单稳态触发器有个稳定状态,施密特触发器有个稳定状态。二、化简下列逻辑函数:1、

9、K(ABC)=》/(1,2,3,4,5,6)2、Y2=ACD+ABCD+ABD,已知约束条件AB+AC=0三、写出下列门电路输出逻辑值或表达式。ON1、各门均为TTL门电路(Roff=0.8K,=2.5K)2、各门均为CMOS门电路y.y2四、下图为多数表决电路,1、写出表达式列出真值表。2、说明电路逻辑功能。五、试用屮规模集成器件3—8线译码器74LS138和门电路实现逻辑函数丫=ABC+ABC,画出连线图。六、屮规模集成器件8选1数据选择器74LS151实现Y=AB+BC画出连线图小STDo——DiDo〜74LS151d3“YD4D5D6d7A?A

10、1Aq匕、设各触发器初始状态均为0,试画岀在CP信号作用下,各触发器输出端的波形。CP数字电子

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。