一种高速LVDS 驱动电路的设计.doc

一种高速LVDS 驱动电路的设计.doc

ID:51869190

大小:336.01 KB

页数:5页

时间:2020-03-17

一种高速LVDS 驱动电路的设计.doc_第1页
一种高速LVDS 驱动电路的设计.doc_第2页
一种高速LVDS 驱动电路的设计.doc_第3页
一种高速LVDS 驱动电路的设计.doc_第4页
一种高速LVDS 驱动电路的设计.doc_第5页
资源描述:

《一种高速LVDS 驱动电路的设计.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、小五号宋体小五号宋体五号楷体五号黑体二号黑体一种高速LVDS驱动电路的设计张俊安1,杨毓军2,俞宙1,张瑞涛1,付东兵1,余金山1,3五号楷体(1.模拟集成电路重点实验室,重庆400060;2.中国电子科技集团公司第二十四研究所,重庆400060;3.国防科技大学,长沙410073)四号加粗TimesNewRoman五号黑体摘要:介绍了一种采用0.18μmCMOS工艺制作的高速(500MHz)LVDS驱动电路。分析了开关时序和共模反馈对电路的影响,采用开关控制信号整形电路和基于“主-从”结构的共模

2、设置电路,得到适当的开关时序和较好的共模电平设置,使LVDS输出电路具有更小的过冲电压和更稳定的共模电平。该LVDS驱动电路用于1GHz14位高速D/A转换器芯片。样品电路测试表明,输出速率在500MHz时,LVDS驱动电路的指标满足IEEE-1596reducedrangelink标准。关键词:LVDS驱动电路;高速接口电路;共模反馈;模拟集成电路小五号黑体中图分类号:TN432文献标识码:A文章编号:1004-3365(2014)03-xxxx-xx五号TimesNewRomanAHigh-S

3、peedandLow-VoltageDifferentialSignalingDriverZHANGJun’an1,YANGYujun2,YUZhou1,ZHANGRuitao1,FUDongbing1,YUJinshan1,3小五号TimesNewRoman6号斜体(1.ScienceandTechnologyonAnalogIntegratedCircuitLaboratory,Chongqing400060,P.R.China;2.SichuanInstituteofSolid-StateC

4、ircuits,ChinaElectronicsTechnologyGroupCorp.,Chongqing400060,P.R.China;3.UniversityofDefenseTechnology,Changsha410073,P.R.China)小五号TimesNewRoman五号加粗五号加粗Abstract:Ahigh-speedandlow-voltagedifferentialsignaling(LVDS)driverbasedon0.18μmCMOSICprocesswaspre

5、sented.Effectofswitchtimingandcommonmodefeedbackonthecircuitwasanalyzed.Aswitchcontrolsignalshapingcircuitandacommon-modevoltagesettingcircuitbasedonmaster-slavestructurewasusedtoobtainproperswitchtimingandbettercommon-modevoltagesetting,whichreducedo

6、vershootcausedbyswitchcontrolsignalandmadecommon-modevoltagemorestable.TheLVDSdriverwasintegratedina1GHz14-bitD/Aconverterasasub-circuit.TheDACchipwasfabricated,andtestresultsshowedthat,at500MHzI/Oupdaterate,theLVDSdriversatisfiedtherequirementsofIEEE

7、-1596reducedrangelinkstandard.Keywords:LVDSdriver;High-speedinterfacecircuit;Common-modefeedback;AnalogIC一级标题四号仿宋张俊安等:一种高速LVDS驱动电路的设计1引言正文一律五号宋体小五号黑体小五号宋体随着半导体工艺的发展,晶体管的特征尺寸不断下降,数字或混合信号CMOS集成电路芯片内部的工作速度已经达到几百MHz到几GHz的数量级。由于芯片的集成度高,内部元件及单元电路之间的距离近、连线短、

8、寄生参数小,芯片内部数据的传输、处理可以采用CMOS电平信号。但是,在高速数据接口方面,由于内部信号要经过封装键合线、PCB板上的连线以及通孔,才能与其他芯片连接,如果采用CMOS电平作为输出接口,则各种寄生参数会导致数据的上升/下降时间以及多路数据之间的同步匹配等严重恶化。因此,一般采用CMOS电平作为数据接口,速度都在200MHz以下。LVDS(Low-VoltageDifferential张俊安等:一种高速LVDS驱动电路的设计Signaling)电路是一种具有低电平电压摆幅

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。