欢迎来到天天文库
浏览记录
ID:51800333
大小:1.09 MB
页数:16页
时间:2020-03-15
《微机原理复习题答案.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、微机原理复习大纲复习范围:1.作业2.书上例题3.课堂上反复强调的内容4.复习题微机原理复习题一、单项选择题1.PC机是(C)A、单片机B、单板机C、微型计算机D、微型计算机系统2.CPU中运算器的主要功能是(D)A、算术运算B、逻辑运算C、函数运算D、算术运算和逻辑运算3.8086CPU中的段寄存器用来存放(C)A、存储段的物理地址B、存储器的逻辑地址C、存储器的段基值D、存储器的起始地址-4.8086系统中内存储器的地址空间为1M,而在进行I/O读写时,有效的地址线是(B)A、高16位B、低16位C、高8位D、低8位--5.8086CPU在进行写内存操作时,控制信号M/IO
2、和DT/R是(D)A、00B、01C、10D、116.芯片8288在8086CPU系统中用作(C)A、总线锁存器B、总线驱动器C、总线控制器D、总线仲裁器7.有一静态RAM芯片的地址线为A0~A9,数据线为D0~D3,则该存储器芯片的存储容量为(D)A、2K×4位B、1KB(B:字节)C、2KBD、1K×4位8.在16位存储系统中,为了(C),存储字最好存放在偶地址。A、便于快速寻址B、节省所占的内存空间C、减少执行指令的总线周期D、减少读写错误9.有一8086系统的中断向量表,在003CH:003FH单元开始依次存放34H、FEH、00H和F0H四个字节,该向量对应的中断类型
3、码和中断服务程序的入口地址分别为(C)A、0EH,34FE:00F0HB、0EH,0F000:0FE34HC、0FH,0F000:0FE34HD、0FH,00F0H:34FEH10.8259A可编程中断控制器中的中断服务寄存器ISR用于(A)A、记忆正在处理中的中断B、存放从外设来的中断请求信号C、允许向CPU发中断请求D、禁止向CPU发中断请求11.当8255A工作在方式1的输入状态时,8255A与外设之间的联络信号为(C)A、IBF、ACKB、OBF、ACKC、IBF、STBD、OBF、STB12.8253可编程定时/计数器的计数范围是(D)A、0-255B、1-256C、
4、0-32768D、1-6553613.可编程定时器/计数器8253的6种工作方式中,既可软件启动,又可硬件启动的是(B)A、方式1,2;B、方式2,3;C、方式3,5;D、方式2,514.根据串行通信规程规定,收发双方的(B)必须保持相同。A、外部时钟周期;B、波特率因子;C、波特率;D、以上都正确15.8251A用作异步串行通信接口,如果设定波特率因子为16,而发送器与接收器时钟频率为19200Hz,则波特率为(A)。A、1200波特;B、2400波特;C、9600波特;D、19200波特16、10进制数-127的补码为(A)A、10000001B、10000000C、000
5、00001D、1111111117、指令MOVBX,DATA[BX]采用的寻址方式是(D)。A、立即寻址B、寄存器间接寻址C、直接寻址D、寄存器相对间接寻址18、已知AL=7EH,DL=8AH,执行CMPAL,DL指令后,标志寄存器中C、O、S、Z四标志的状态分别为(C)。A、0、0、1、0B、0、1、1、0C、1、0、1、0D、1、0、0、019、已知BL=08H,DL=0E2H,执行XORDL,BL指令后,DL寄存器中的数为(D)A、132B、20HC、00HD、0EAH20、CPU响应中断后得到中断类型码是9,则从(C)单元取出中断服务子程序的入口地址A、0009HB、0
6、0009HC、00024HD、0024H21十进制数66转换成二进制数为(D)A.11000010B.01100110C.11100110D.0100001022下列数中最小的是AA.(101001)2B.(52)8C.(2B)16D.(50)1023设(101)x=(41)16,求x=(C)A.6B.10C.8D.1224用16位二进制补码表示一个带符号数,其最小数为(C),如表示一个无符号数,其最小数为(A)A.0B.-32767C.-32768D.-6553625一个8位二进制整数,若用补码表示,由3个“0”和5个“1”组成,则最小值为(C)。A.-120B.-8C.-1
7、13D.-11268086/8088加电复位后,执行的第一条指令的物理地址是(B)。A.0FFFFHB.FFFF0HC.0000HD.0240H278086在执行MOVAL,[BX]指令的总线周期内,若BX存放的内容为2034H,则BHE=,和A0的状态为D。A.0,1B.0,0C.1,1D.1,028在8086/8088CPU中,一个最基本的总线周期数由(①D)个时钟周期(T状态)组成,在T1状态,CPU往总线上发送的是(②B)信息。①A.1B.2C.3D.4②A.数据B.地址C.控制D.
此文档下载收益归作者所有