实验2算术逻辑运算实验.ppt

实验2算术逻辑运算实验.ppt

ID:51605435

大小:633.86 KB

页数:8页

时间:2020-03-25

实验2算术逻辑运算实验.ppt_第1页
实验2算术逻辑运算实验.ppt_第2页
实验2算术逻辑运算实验.ppt_第3页
实验2算术逻辑运算实验.ppt_第4页
实验2算术逻辑运算实验.ppt_第5页
资源描述:

《实验2算术逻辑运算实验.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、控制信号发生单元(W/RUNIT)T1-T4为时序信号输入端,它们和实验单元中相应的时序信号控制端全部相连可接STATEUNIT中的KK2来产生单脉冲也可以接STATEUNIT中的TS1-TS4,加上时序控制电路产生自动脉冲信号运算器单元(ALUUNIT)两片74LS181构成并-串型8位ALUALU输出通过三态门74LS245控制,将数据送到AUJ3(控制信号为ALU-BUS、低电平有效)8位寄存器DR1、DR2(74LS373)作为暂存工作寄存器(LDDR1、LDDR2高电平有效,将总线的数据暂存,T4为脉冲信号)S0-S4以及M、Cn控制AL

2、U的运算(参见《计算机组成原理》P49)实验目的了解运算器的组成结构掌握运算器的工作原理掌握简单运算器的数据传输通路验证运算功能发生器74LS181的组合功能实验设备:TDN-CM++教学实验系统一套运算器单元电路图两片74LS181构成并-串型8位ALUALU输出通过三态门74LS245控制,将数据送到AUJ38位寄存器DR1、DR2(74LS373)作为暂存工作寄存器实验原理运算器单元电路图运算器的两个数据输入端由两个数据暂存器DR1、DR2来锁存数据,输入时,锁存器的控制端LDDR1和LDDR2为高电平,当T4脉冲到来时,总线上的数据就被锁存

3、进DR1和DR2。数据输入:输入开关经过一个三态门(74LS245)和内总线相连,该三态门的控制信号SW-B取低电平时,开关上的数据通过三态门而送入内总线。数据输出:若要将运算结果输出到总线,将三态门74LS245的控制端ALU-B置低电平。否则输出高阻态。总线数据显示灯(BUSUNIT)与内总线相连,显示内总线上的数据。脉冲信号:实验电路中所有的时序信号均已连至“W/RUNIT”单元中的相应时序信号引出端,只需将“W/RUNIT”单元中的T4接至“STATEUNIT”单元中的微动开关KK2的输出端,按动KK2,就可获得实验所需的单脉冲。接线图实验

4、内容向DR1和DR2存入数据显示DR1和DR2寄存器内容将输入的数据进行各种算术及逻辑运算(表格:DR1、DR2、S3、S2、S1、S0、M、Cn、F)以上需要拨动哪些开关,每个开关各起什么作用实验报告思考题显示DR1和DR2寄存器内容的原理是否可以同时打开SW-B和ALU-B,为什么?如何控制运算器使其进行运算,都有哪些信号,每个信号必须满足什么条件?

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。