欢迎来到天天文库
浏览记录
ID:51587390
大小:2.70 MB
页数:101页
时间:2020-03-24
《嵌入式系统基础教程_第02讲_第2章可编程逻辑器件和IP核.ppt》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、《嵌入式系统原理与开发》第2讲2008年春季2021年8月5日曲阜师范大学计算机科学学院2第2章可编程逻辑器件和IP核本章主要授课内容集成电路的制造流程电子设计自动化可编程逻辑器件FPGA/CPLDFPGA应用举例硅知识产权核(IP核)片上总线低功耗设计原理2021年8月5日32.1集成电路制造流程简介集成电路厂所生产的产品实际上包括两大部分:晶圆切片(die,也简称为晶圆)和超大规模集成电路芯片(chip,可简称为芯片)。晶圆切片是一片像镜子一样的光滑圆形薄片,是供其后芯片生产工序深加工的原材料。一个晶圆
2、上可以印刷多个裸晶的电路版图芯片制造完毕后从一个晶圆上切割出许多裸晶对单个裸晶进行测试得到质量合格的成品裸晶将裸晶进行封装就得到芯片芯片经过严格的测试就获得了成品芯片2021年8月5日4芯片制造基本流程图解切片晶圆切块裸晶有图形晶片2021年8月5日5芯片原材料—硅锭硅锭是生产芯片的原材料2021年8月5日6硅锭切片—晶圆2021年8月5日7将晶圆切割成裸晶一个晶圆片上再切割成许多裸晶(也叫管芯)2021年8月5日8裸晶上印制版图右边给出了裸晶的实例照片。注意四周是引脚。2021年8月5日9处理器芯片的版图
3、照片之一Sun公司的UltraSparcIV+处理器版图2021年8月5日10处理器芯片的版图照片之二AMD公司的64位双核处理器Opteron2021年8月5日11处理器芯片的版图照片之三Intel公司的Itanium2处理器代号Madison2021年8月5日12多个裸晶可以封装在一个芯片内双CPU核的芯片结构2021年8月5日132.2电子设计自动化电子设计自动化ElectronicDesignAutomation,EDAEDA是先进的电子系统设计方法和开发工具EDA以计算机为主要工具,对使用硬件描述
4、语言(HDL,HardwareDescriptionLanguage)为描述手段完成的数字系统设计文件,自动地完成逻辑编译、逻辑综合、结构综合(布局布线),以及逻辑优化和仿真测试,直至实现既定的电子系统功能。14EDA目标利用EDA技术进行电子系统设计,最后实现的目标电路有3种类型。①全定制或半定制专用集成电路ASIC:ApplicationSpecificIntegratedCircuits②FPGA/CPLD(或称可编程ASIC)开发应用③印制电路板PCB,PrintedCircuitBoard2021
5、年8月5日曲阜师范大学计算机科学学院15数字系统硬件抽象模型设计层次行为域结构域物理域系统级自然语言描述的系统功能,部件功能描述部件及它们之间连接的方框图芯片、模块、电路板以及子系统的物理划分。芯片级算法硬件模块、数据结构的互连体部件之间的物理连接寄存器级(RTL)数据流图、状态机、状态转移表。ALU、MUX、寄存器、BUS、微定序器、微存储器等。宏单元逻辑级(门级)布尔方程、卡诺图、Z变换门电路、触发器、锁存器等元件构成的电路。标准单元布图电路级电流、电压的微分方程晶体管、电阻、电容、电感等晶体管布图20
6、21年8月5日曲阜师范大学计算机科学学院16ASIC设计流程2021年8月5日曲阜师范大学计算机科学学院17自顶向下法的ASIC设计方法第1步概念设计第2步系统架构设计与软硬件划分第3步行为级描述第4步构建模块与接口第5步功能仿真第6步逻辑综合与优化第7步布局布线设计第8步时序仿真第9步适配和验证第10步硬件测试2021年8月5日曲阜师范大学计算机科学学院18硬件描述语言主流的HDL有VHDL、Verilog、SystemC、Superlog和SystemVerilog等。下面分别介绍2021年8月5日曲阜
7、师范大学计算机科学学院19VHDLVHDL的英文全称为:VeryHigh-SpeedHardwareDescriptionLanguage。它是1985年在美国国防部支持下推出的。1987年由IEEE(电气电子工程师协会,InstituteofElectricalandElectronicsEngineers)将VHDL制定为标准。参考手册为IEEEVHDL语言参考手册标准草案1076/B版,于1987年批准,称为IEEE1076-1987。1993年和1997年IEEE又对VHDL标准进行了修订。2021
8、年8月5日曲阜师范大学计算机科学学院20VerilogVerilogHDL是在1983年由GDA(GateWayDesignAutomation)公司为其模拟器产品开发的硬件描述语言。1989年,Cadence公司收购了GDA公司,VerilogHDL语言成为Cadence公司的产品。1990年,Cadence公司决定公开VerilogHDL语言,于是成立了OVI(开放Verilog国际,OpenVerilogI
此文档下载收益归作者所有