欢迎来到天天文库
浏览记录
ID:51584054
大小:594.50 KB
页数:46页
时间:2020-03-24
《计算机组成原理复习.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、复习课教学目标掌握第1章计算机系统概论知识点掌握第3章系统总线知识点掌握第4章存储器知识点掌握第5章输入输出系统知识点掌握第6章计算机的运算方法知识点掌握第7章指令系统知识点期末考试题型选择题(10小题1.5分)15分名词解释(5小题3分)15分简答题(6小题5分)30分计算题(4小题7分)28分设计题(2小题12分,选做1题)20分计算机系统组成由人们事先编制的具有各类特殊功能的程序组成计算机系统计算机的实体,由看的见摸的着的各种电子元器件组成如主机、外设等硬件软件第1章计算机系统概论计算机系统的层次结构高级语言虚拟机器M3汇编语
2、言虚拟机器M2操作系统虚拟机器机器语言实际机器M1微指令系统微程序机器M0第1章计算机系统概论冯·诺依曼计算机的特点1945年,数学家冯·诺依曼(vonNeumann)在研究EDVAC机时提出了“存储程序”的概念计算机由五大部件组成指令和数据以同等地位存于存储器指令和数据用二进制表示指令由操作码和地址码组成指令在存储器内顺序存放以运算器为中心指令和数据都存于存储器中,计算机如何区分它们?第1章计算机系统概论总线的基本概念为什么要用总线什么是总线是连接各个部件的信息传输线是各个部件共享的传输介质总线的分类片内总线系统总线通信总线第3章
3、系统总线总线的性能指标总线宽度数据线的根数总线带宽每秒传输的最大字节数(MBps)总线控制主要包括两部件:判优控制通信控制主设备(模块):对总线有控制权从设备(模块):响应从主设备发来的总线命令总线判优控制分布式集中式计数器定时查询独立请求方式链式查询第3章系统总线总线控制通信控制目的解决通信双方协调配合问题总线通信的四种方式通信双方由统一时标控制数据传送充分挖掘系统总线每个瞬间的潜力同步通信*异步通信*半同步通信分离式通信采用应答方式,没有公共时钟标准同步、异步结合第3章系统总线存储器分类第4章存储器磁盘磁带光盘高速缓冲存储器(C
4、ache)FlashMemory存储器主存储器辅助存储器MROMPROMEPROMEEPROMRAMROM静态RAM动态RAM存储器的层次结构存储器三个主要特性的关系第4章存储器高低小大快慢辅存寄存器缓存主存磁盘光盘磁带光盘磁带速度容量价格位/CPUCPU主机存储器的层次结构缓存----主存层次和主存----辅存层次第4章存储器缓存CPU主存辅存缓存主存辅存主存10ns20ns200nsms(解决速度不匹配)(解决存储系统容量不足)虚拟存储器虚地址逻辑地址实地址物理地址主存储器主存储器概述主存的基本组成第4章存储器存储体驱动器译码器
5、MAR控制电路读写电路MDR....................地址总线数据总线读写主存储器概述主存中存储单元地址的分配寻址范围地址线一个16K×32位的存储器,其地址线和数据线的总和是?第4章存储器高位字节地址为字地址低位字节地址为字地址字地址字节地址11109876543210840字节地址字地址452301420主存储器概述主存的技术指标存储容量存储速度存取时间存储周期存储器的带宽第4章存储器随机存取存储器(RAM)静态RAM(SRAM)动态RAM(DRAM)为什么要刷新刷新方式(集中刷新、分散刷新、异步刷新)第4章存储器
6、存储器容量的扩展位扩展(增加存储字长)DD••••D0479AA0•••21142114CSWE用2片1K×4位存储芯片组成1K×8位的存储器第4章存储器存储器容量的扩展字扩展(增加存储字的数量)用2片1K×8位存储芯片组成2K×8位的存储器CS0A101K×8位1K×8位D7D0•••••••••••••••••WEA1A0•••A91CS1第4章存储器存储器与CPU的连接主存和CPU的联系MDRMARCPU主存读数据总线地址总线写第4章存储器存储器与CPU的连接连接控制地址线的连接数据线的连接读/写线的连接片选线的连接合理选用芯
7、片其他时序、负载典型例题例4.1P94习题4.15P151第4章存储器海明码编码(发现两位错或纠正一位错的编码)L=3第4章存储器L1=D+C(D≥C)高速缓冲存储器概述程序访问的局部性原理缓存CPU主存容量小速度高容量大速度低程序正在执行的程序将要执行的第4章存储器Cache的基本结构第4章存储器主存和缓存的编址主存和缓存按块存储块的大小相同~~~~……主存块号主存储器012m-1字块0字块1字块M-1主存块号块内地址m位b位n位M块B个字缓存块号块内地址c位b位C块B个字~~~~……字块0字块1字块C-1012c-1标记Cach
8、e缓存块号第4章存储器Cache的命中率与效率CPU欲访问的信息在Cache中的比率Cache–主存系统的效率设Cache命中率为h,访问Cache的时间为tc,访问主存的时间为tm则有:第4章存储器Cache–主存的地址映射直接映射
此文档下载收益归作者所有