实验二组合逻辑电路的设计与测试.ppt

实验二组合逻辑电路的设计与测试.ppt

ID:51515152

大小:338.36 KB

页数:11页

时间:2020-03-25

实验二组合逻辑电路的设计与测试.ppt_第1页
实验二组合逻辑电路的设计与测试.ppt_第2页
实验二组合逻辑电路的设计与测试.ppt_第3页
实验二组合逻辑电路的设计与测试.ppt_第4页
实验二组合逻辑电路的设计与测试.ppt_第5页
资源描述:

《实验二组合逻辑电路的设计与测试.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、实验3组合逻辑电路的设计与测试一、实验目的掌握组合逻辑电路的设计与测试方法。二、实验原理1.组合逻辑电路使用中、小规模集成电路来设计组合电路是最常见的逻辑电路。设计组合电路的一般步骤如图1所示。图1根据设计任务的要求建立输入、输出变量,并列出真值表。然后用逻辑代数或卡诺图化简法求出简化的逻辑表达式。并按实际选用逻辑门的类型修改逻辑表达式。根据简化后的逻辑表达式,画出逻辑图,用标准器件构成逻辑电路。最后,用实验来验证设计的正确性。2.组合逻辑电路设计举例用“与非”门设计一个表决电路。当四个输入端中有三个

2、或四个为“1”时,输出端才为“1”。设计步骤:根据题意列出真值表如表1所示,再填入卡诺图表2中。表1表2由卡诺图得出逻辑表达式,并演化成“与非”的形式根据逻辑表达式画出用“与非门”构成的逻辑电路如图2所示图2三、实验内容1.设计用与非门(74LS00)异或门(86)、与门(08)组成的半加器电路。要求按本文所述的设计步骤进行,直到测试电路逻辑功能符合设计要求为止。2.设计一个一位全加器,要求用异或门、与门、或门(32)组成。3.设计一位全加器,要求用与或非门(54)实现。74LS54引脚排列及逻辑图如

3、图3所示。4.设计一个对两个两位无符号的二进制数进行比较的电路;根据第一个数是否大于、等于、小于第二个数,使相应的三个输出端中的一个输出为“1”,要求用与门、与非门及或非门(02)实现。图374LS54引脚排列。四、实验所用集成块个数和功能74LS00*2个-----2输入四与非门02*1个-----2输入四或非门08*1个-----2输入四与门20*3个-----4输入双与非门32*1个-----2输入四或门54*2个-----4输入与或非门86*1个-----2输入四异或门实验1解答

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。