数字电路电子技术复习习题.doc

数字电路电子技术复习习题.doc

ID:50881795

大小:168.50 KB

页数:4页

时间:2020-03-15

数字电路电子技术复习习题.doc_第1页
数字电路电子技术复习习题.doc_第2页
数字电路电子技术复习习题.doc_第3页
数字电路电子技术复习习题.doc_第4页
资源描述:

《数字电路电子技术复习习题.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、试卷9一、填空(每空1分,计20分)1、计数器按增减趋势分有、和计数器。2、TTL与非门输入级由组成。两个OC门输出端直接接在一起称为。3、在TTL与非门,异或门,集电级开路门,三态门中,为实现线与逻辑功能应选用,要有推拉式输出级,又要能驱动总线应选用门。4、一个触发器可以存放位二进制数。5、优先编码器的编码输出为码,如编码输出A2A1A0=011,可知对输入的进行编码。6、逻辑函数的四种表示方法是、、、。7、移位寄存器的移位方式有,和。8、同步RS触发器中,R,S为电平有效,基本RS触发器中R,S为电平有效。9、常见的脉冲产

2、生电路有二.判断题:(每题1分,共10分)1、对于JK触发器J=K=1时,输出翻转。()2、一个存储单元可存1位2进制数。()3、同一CP控制各触发器的计数器称为异步计数器。()4、对MOS门电路多余端不可以悬空。()5、函数式F=ABC+AB+AC=(3、5、6、7)()6、JK触发器的输入端J悬空,相当于J=1。()7、时序电路的输出状态仅与此刻输入变量有关。()8、一个触发器能存放一位二进制数。()9、计数器随CP到来计数增加的称加计数器。()10、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。()三、选择

3、题(每题1分,共10分)1、对于MOS门电路,多余端不允许()A、悬空B、与有用端并联C、接电源D、接低电平2、右图①表示()电路,②图表示()电路A、与门B、或门C、非门D、与非门3、卡诺图③、④表示的逻辑函数最简式分别为()和()A、F=+B、F=B+DC、F=BD+D、F=BD+4、逻辑电路如图⑤,函数式为()A、F=+B、F=+C、F=+CD、F=A+BC5、一位8421BCD码计数器至少需要个触发器。BA.3B.4C.5D.106、下列逻辑函数表达式中与F=A+B功能相同的是()AA、B、C、D、7、施密特触发器常用

4、于()A、脉冲整形与变换B、定时、延时C、计数D、寄存8、施密特触发器的输出状态有A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态四、逻辑函数化简(10分)1、用公式法化简下列函数F=AD+C+B+A(B+)+BC+ADE2、用卡诺图法化简下列函数F=(1、3,8,9,10,11,14,15)五、画波形图(共5分)1、边沿型JK触发器的输入波形如图所示,画出Q端的波形。设触发器的初始状态为“1”。六、分析设计题(共25分)1.分析右图8选1数据选择器的构成电路,写出其逻辑表达式。(5分)2.试用74LS138和适

5、当门电路实现逻辑函数L(A、B、C)=(0、2、3、4、7)(10分)3.分别用方程式、状态转换图表示如图所示电路的功能。(10分)七、数制转换(每空2分,共10分)(1)、(1100011.011)2=()16=()8(2)、(100001)2=()10(3)、(156)10=()2=()8421BCD八、下图是555定时器构成的施密特触发器,已知电源电压VCC=12V,求:1.电路的VT+,VT-和T各为多少?2.如果输入电压波形如图,试画出输出vo的波形。3.若控制端接至+6V,则电路的VT+,VT-和T各为多少?(10

6、分)

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。