欢迎来到天天文库
浏览记录
ID:50196206
大小:575.50 KB
页数:20页
时间:2020-03-09
《电工电子技术与技能 教学课件 作者 温风燕 课题十-1.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、电工电子技术与技能温风燕主编任务一认识触发器电路一、基本RS触发器二、同步RS触发器三、JK触发器四、D触发器五、集成触发器使用常识任务二分析时序逻辑电路一、计数器二、寄存器课题十四人抢答器的组装与调试任务三认识脉冲信号的产生与变换电路一、单稳态触发器二、施密特触发器三、多谐振荡器图10-1四人抢答器框图四人抢答器的组装与调试图10-2 四人抢答器实际电路1.电路结构及符号图10-3 基本RS触发器一、基本RS触发器任务一认识触发器电路基本RS触发器的逻辑符号如图10-3b所示,图中R和S端的小圆圈“°”表示低电平有效。2.逻辑功能分析1)=1、=1
2、,触发器保持原状态不变。2)=0、=1,触发器被置为1态。3)=1、=0,触发器被置为0态。4)=0、=0,触发器状态不确定。2.逻辑功能分析表10-1 基本RS触发器逻辑功能输 入 信 号输 出 信 号功 能 说 明00不定禁止011置1100置011保持由与非门组成的基本RS触发器逻辑功能见表10-1。由图10-3可以看出,基本RS触发器的输入信号送给与非门G1、G2,触发器的输出也直接从G1、G2引出。在任何时候,只要输入信号S或R出现低电平,基本RS触发器的状态立即根据此时的输入信号来改变自己的状态,而不会受到其他信号的限制。二、同步RS触发
3、器1.电路结构及符号2.逻辑功能分析3.触发方式及特点1.电路结构及符号图10-4 同步RS触发器电路结构及逻辑符号在基本RS触发器的基础上,加入控制门即可构成时钟脉冲触发器,如图10-4a所示。G1、G2门组成基本RS触发器,G3、G4构成控制门,在时钟脉冲CP控制下,将输入端R、S的信号传送到基本RS触发器。RD、SD不受时钟脉冲控制,可以将触发器的输出直接置0或置1,所以RD称为异步置0端,SD称为异步置1端。图10-4b所示为其逻辑符号。2.逻辑功能分析1)当CP=0时,即时钟脉冲未到,控制门G3、G4被封锁,基本RS触发器的两个输入端均为1
4、,输出状态保持不变。输入信号R、S的变化对电路状态没有影响。2)当CP=1时,即时钟脉冲加到控制门G3、G4的输入端,R、S经过G3、G4到达基本RS触发器。此时输入信号对电路的控制作用同基本RS触发器,其逻辑功能与基本RS触发器相同。表10-2为同步RS触发器功能表。表10-2 同步RS触发器功能表时钟脉冲CP输 入 信 号输 出 信 号功 能 说 明SR0××保持100保持1010置01101置1111×禁止3.触发方式及特点图10-5 同步RS触发器输入信号的波形三、JK触发器1.电路结构及逻辑符号2.逻辑功能分析1.电路结构及逻辑符号图10-
5、6 JK触发器的电路结构及逻辑符号图10-6所示为JK触发器的电路结构及逻辑符号,图中RD和SD是直接置0端和直接置1端,可用负脉冲对触发器直接置0或直接置1。J与K是控制输入端,触发器在CP下降沿时是否翻转由J与K控制。CP端有“°”表示触发器采用下降沿触发,(没有“°”表示采用的是上升沿触发)。CP端的符号“>”表示采用的是边沿触发。2.逻辑功能分析(1)J=0、K=0,Qn+1=Qn这时主触发器被封锁,CP脉冲到来后,触发器的状态并不翻转,也就是Qn+1=Qn,触发器保持原态不变。(2)J=1、K=0,Qn+1=1 在CP脉冲到来后,J=1、K
6、=0,主触发器处于Q1=1、1=0的状态;此时从触发器被封锁,输出状态不变。CP的下降沿到来后,将主触发器的Q1、Q1传送到从触发器,从触发器被置1态。(3)J=0、K=1,Qn+1=0 在CP脉冲到来时,J=0、K=1,主触发器处于Q1=0、1=1的状态;此时从触发器被封锁,输出状态不变。CP的下降沿到来后,将主触发器的Q1、Q1传送到从触发器,从触发器被置0态。2.逻辑功能分析(4)J=1、K=1,Qn+1=n在CP脉冲到来时,J=1、K=1,主触发器接收F、F端的信号,F=Q、F=,主触发器被置为与从触发器相反的状态。在CP的下降沿时刻,从触发
7、器随主触发器变化。也就是当CP脉冲下降沿到来时,触发器状态发生翻转,每来一个CP脉冲,触发器状态就翻转一次。根据以上分析,JK触发器功能表见表10⁃3。表10-3 JK触发器功能表输 入 信 号输 出 信 号功 能 说 明JK00保持010置0101置111翻转四、D触发器1.电路结构及逻辑符号2.逻辑功能分析1.电路结构及逻辑符号图10-8 D触发器的电路结构及逻辑符号D触发器可以由JK触发器演变而来,图10-8所示为D触发器的电路结构及逻辑符号。从图中可知,JK触发器的K端串联一个非门后再与J端相连,作为输入端D,即构成D触发器。2.逻辑功能分析
8、表10-4 D触发器逻辑功能表输 入 信 号输 出 信 号功 能 说 明D00置011置1当D=1时,J=1
此文档下载收益归作者所有