电子技术 教学课件 作者 汤光华 宋涛 主编 邓 允 张 虎 主审模块九 触发器与时序逻辑电路.ppt

电子技术 教学课件 作者 汤光华 宋涛 主编 邓 允 张 虎 主审模块九 触发器与时序逻辑电路.ppt

ID:50182395

大小:2.01 MB

页数:81页

时间:2020-03-09

电子技术 教学课件 作者 汤光华 宋涛 主编 邓 允 张 虎 主审模块九 触发器与时序逻辑电路.ppt_第1页
电子技术 教学课件 作者 汤光华 宋涛 主编 邓 允 张 虎 主审模块九 触发器与时序逻辑电路.ppt_第2页
电子技术 教学课件 作者 汤光华 宋涛 主编 邓 允 张 虎 主审模块九 触发器与时序逻辑电路.ppt_第3页
电子技术 教学课件 作者 汤光华 宋涛 主编 邓 允 张 虎 主审模块九 触发器与时序逻辑电路.ppt_第4页
电子技术 教学课件 作者 汤光华 宋涛 主编 邓 允 张 虎 主审模块九 触发器与时序逻辑电路.ppt_第5页
资源描述:

《电子技术 教学课件 作者 汤光华 宋涛 主编 邓 允 张 虎 主审模块九 触发器与时序逻辑电路.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、9.1触发器9.2时序逻辑电路的分析9.3常用中规模集成时序逻辑器件小结本模块主要内容9.1.1基本RS触发器9.1.2同步RS触发器9.1.3边沿JK触发器9.1.4边沿D触发器9.1.5触发器的功能转换8.1触发器触发器具有记忆功能,它是构成时序逻辑电路的基本单元。9.1触发器特点:1、有两个稳定状态“0”态和“1”态;2、能根据输入信号将触发器置成“0”或“1”态;3、输入信号消失后,被置成的“0”或“1”态能保存下来,即具有记忆功能。分类:逻辑功能不同RS触发器D触发器JK触发器T和T´触发器结构形式不同基本触发器同步触发器主从触发器边沿触发器两互补输出端两输入端,低

2、电平有效&QQ.G1&.G2SR反馈线9.1.1基本RS触发器信号输出端:Q=0、Q=1的状态称0状态,Q=1为1状态。电路组成功能分析1001结论:不论触发器原来为何种状态,当S=1,R=0时,将使触发器置“0”或称为复位。(1)S=1,R=00110(2)R=1,S=0结论:不论触发器原来为何种状态,当S=0,R=1时,将使触发器置“1”或称为置位。111010(3)R=1,S=1当SD=1,RD=1时,触发器保持原来的状态,即触发器具有保持、记忆功能。(4)R=0,S=00011?当S=0,R=0时,Q=Q=1,不符合触发器的逻辑关系。当信号S=R=0同时变为1时,由于

3、与非门的翻转时间不可能完全相同,触发器状态不能确定。(1)基本R-S触发器真值表逻辑符号R-直接置“0”端(复位端)S-直接置“1”端(置位端)QQSR低电平有效逻辑功能01011置110010置0110101保持0001××不定(2)特性方程式1(约束条件)RSQQ置1置0置1置1置1保持不允许原态(3时序图9.1.2同步RS触发器电路组成&G4SR&G3CP.&G1&G2.QQ时钟脉冲增加G3、G4:控制门R为复位端,S为置位端,高电平有效功能分析CP=0时,、的输入为1,触发器将保持不变,CP=1时,的输入是,的输入是,其功能和基本RS触发器一致。(1)同步R-S触发器

4、真值表SRQn+1功能000101保持01010置010011置11101×不定(2)特性方程式CP=1期间有效不变不变不变不变不变不变置1置0置1置0不变3)时序图9.1.3边沿JK触发器边沿触发器是一种仅在CP脉冲的上升沿(或下降沿)的瞬间,按输入信号使能的触发器。下降沿触发上升沿触发JK触发器CP为脉冲触发输入端。CP端直接加“>”者表示边沿触发,不加“>”者表示电平触发。集成JK触发器74LS11274LS112引线端子排列逻辑符号双下降沿触发器集成JK触发器(1)JK触发器真值表功能分析JKQn+1逻辑功能000101保持010100置0100111置1110110

5、翻转(2)特性方程式(CP下降沿时有效)(3)时序图下降沿触发翻转9.1.4边沿D触发器集成D触发器集成D触发器74LS7474LS74引线端子排列逻辑符号双上升沿触发器上升沿触发翻转功能分析(1)D触发器真值表D触发器是一种延迟型触发器,它在CP脉冲的控制下,直接把D端的状态反映到触发器的状态端。DQn+1逻辑功能0010置01011置1(2)特性方程式(CP上升沿时有效)(3)时序图上升沿触发翻转9.1.5触发器的功能转换转换步骤:(1)写出已有触发器和待求触发器的特性方程。(2)变换待求触发器的特性方程,使之形式与已有触发器的特性方程一致。(3)比较已有和待求触发器的特

6、性方程,根据两个方程相等的原则求出转换逻辑。(4)根据转换逻辑画出逻辑电路图。转换方法:利用令已有触发器和待求触发器的特性方程相等的原则,求出转换逻辑。JK触发器转换成D、T、T触发器(1)JK触发器转换成D触发器D触发器JK触发器比较得:D触发器电路图特性方程(2)JK触发器转换成T触发器T触发器JK触发器比较得:电路图T触发器特性方程下降沿触发翻转(3)JK触发器转换成T′触发器T′触发器JK触发器比较得:电路图T′触发器特性方程D触发器转换成JK、T、T触发器(1)D触发器转换成JK触发器令电路图JK触发器(2)D触发器转换成T触发器令电路图T触发器T′触发器(3)

7、D触发器转换成T′触发器令电路图即要求来一个CP,触发器就翻转一次。8.2.1同步时序逻辑电路的分析8.2.2异步时序逻辑电路的分析9.2时序逻辑电路的分析9.2时序逻辑电路的分析电路的输出状态不仅取决于当时的输入信号,而且与电路原来的状态有关,当输入信号消失后,电路状态仍维持不变。这种具有存贮记忆功能的电路称为时序逻辑电路。分类:触发方式不同同步时序逻辑电路特点:异步时序逻辑电路同一时刻获同一脉冲各触发器获脉冲时刻不同9.2.1同步时序逻辑电路的分析分析同步时序逻辑电路的一般步骤电路图1时钟方程、驱动

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。