微机原理及接口技术第6章.ppt

微机原理及接口技术第6章.ppt

ID:50093196

大小:1.29 MB

页数:65页

时间:2020-03-08

微机原理及接口技术第6章.ppt_第1页
微机原理及接口技术第6章.ppt_第2页
微机原理及接口技术第6章.ppt_第3页
微机原理及接口技术第6章.ppt_第4页
微机原理及接口技术第6章.ppt_第5页
资源描述:

《微机原理及接口技术第6章.ppt》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、第六章INTEL8086/88微处理器第六章8086/88微处理器教学重点基本引脚和功能8086/88子系统的基本配置总线时序中央处理器8088协处理器8087总线驱动器总线控制器8288RAM存储器ROM存储器8级中断电路4通道DMA8通道定时/计数器喇叭电路键盘接口8个扩展插座CBABDB时钟信号发生器8284一、IBMPC/XT机主板结构二、IBMPC/XT的控制核心中央处理器8088协处理器8087地址锁存器总线控制器8288时钟信号发生器8284数据收发器CBABDB6.18086的引脚及其功能外部特性表现在其引脚信号上,学习时请特别关注以下几个方面:⑴引脚的功能⑵信号的

2、流向⑶有效电平⑷三态能力指引脚信号的定义、作用;通常采用英文单词或其缩写表示信号从芯片向外输出,还是从外部输入芯片,或者是双向的起作用的逻辑电平高、低电平有效上升、下降边沿有效输出正常的低电平、高电平外,还可以输出高阻的第三态6.1.18086的两种工作模式两种工作模式构成两种不同规模的应用系统最小工作模式构成小规模的应用系统8086本身提供所有的系统总线信号最大工作模式构成较大规模的应用系统,例如可以接入数值协处理器80878086和总线控制器8288共同形成系统总线信号IBMPC/XT的控制核心中央处理器8088协处理器8087地址锁存器总线控制器8288时钟信号发生器8284

3、数据收发器CBABDB6.1.18086的两种组态模式(续)两种组态利用MN/MX引脚区别MN/MX接高电平为最小组态模式MN/MX接低电平为最大组态模式两种组态下的内部操作并没有区别8086的引脚图12345678910111213141516171819204039383736353433323130292827262524232221GNDAD14AD13AD12AD11AD10AD9AD8AD7AD6AD5AD4AD3AD2AD1AD0NMIINTRCLKGNDVCCAD15A16/S3A17/S4A18/S5A19/S6BHE/S7MN/MXRDHOLD(RQ/GT0)H

4、LDA(RQ/GT1)WR(LOCK)M/IO(S2)DT/R(S1)DEN(S0)ALE(QS0)INTA(QS1)TESTREADYRESET8086最小工作模式的引脚信号数据和地址引脚读写控制引脚中断请求和响应引脚总线请求和响应引脚其它引脚5类不同的引脚:1.数据和地址引脚AD15~AD0(Address/Data)地址/数据分时复用引脚,双向、三态在访问存储器或外设的总线操作周期中,这些引脚在第一个时钟周期输出存储器或I/O端口的地址A15~A0其他时间用于传送数据D15~D01.数据和地址引脚(续2)A19/S6~A16/S3(Address/Status)地址/状态分时

5、复用引脚,输出、三态这些引脚在访问存储器的第一个时钟周期输出高4位地址A19~A16在访问外设的第一个时钟周期全部输出低电平无效其他时间输出状态信号S6~S3BHE/S7BHE(ByteHighEnable)控制是否进行高位字节数据传送,它与地址总线的A0组合控制数据操作的宽度和类型。BHEA0操作涉及的数据线00读/写从偶数地址开始的一个字D15-D001读/写奇数地址的一个字节D15-D80110读/写从奇数地址开始一个字先读/写奇地址字节后读/写偶地址字节D15-D8D7-D010读/写偶数地址的一个字节D7-D011无效状态引脚的定义其中S7未使用,S6为0表示8086CP

6、U占用总线,S5输出IF的状态S4S3指明CPU正在使用的段寄存器如表所示。S4S3CPU使用段寄存器00ES01SS10CS11DS2.读写控制引脚ALE(AddressLatchEnable)地址锁存允许,输出、三态、高电平有效ALE引脚有效时,表示复用引脚:AD15~AD0和A19/S6~A16/S3正在传送地址信息由于地址信息在这些复用引脚上出现的时间很短暂,所以系统可以利用ALE信号将地址锁存起来2.读写控制引脚(续1)M/IO(Memory/InputandOutput)存储器或I/O访问,输出、三态该引脚输出低电平时,表示CPU将访问I/O端口,这时地址总线A15~A

7、0提供16位I/O口地址该引脚输出高电平时,表示CPU将访问存储器,这时地址总线A19~A0提供20位存储器地址2.读写控制引脚(续2)WR(Write)写控制,输出、三态、低电平有效有效时,表示CPU正在写出数据给存储器或I/O端口RD(Read)读控制,输出、三态、低电平有效有效时,表示CPU正在从存储器或I/O端口读入数据2.读写控制引脚(续3)M/IO、WR和RD是最基本的控制信号组合后,控制4种基本的总线周期总线周期M/IOWRRD存储器读高高低存储器写高低

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。