电子技术基础 教学课件 作者 曾令琴 第6章.ppt

电子技术基础 教学课件 作者 曾令琴 第6章.ppt

ID:50062636

大小:2.41 MB

页数:44页

时间:2020-03-08

电子技术基础 教学课件 作者 曾令琴 第6章.ppt_第1页
电子技术基础 教学课件 作者 曾令琴 第6章.ppt_第2页
电子技术基础 教学课件 作者 曾令琴 第6章.ppt_第3页
电子技术基础 教学课件 作者 曾令琴 第6章.ppt_第4页
电子技术基础 教学课件 作者 曾令琴 第6章.ppt_第5页
资源描述:

《电子技术基础 教学课件 作者 曾令琴 第6章.ppt》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、第6章触发器6.1基本RS触发器6.2钟控RS触发器6.3主从型JK触发器6.4维持阻塞D触发器学习目的与要求了解基本触发器的电路组成,熟悉基本的RS触发器、钟近RS触发器、D和JK等触发器的工作原理及逻辑功能;理解触发器的记忆作用,掌握各种触发器功能的四种描述方法。6.1基本RS触发器时序逻辑电路与组合逻辑电路并驾齐驱,是数字电路两大重要分支之一。时序逻辑电路的显著特点是:电路任何一个时刻的输出状态不仅取决于当时的输入信号,还与电路原来的状态有关。因此,时序电路必须含有具有记忆功能的存储器件。门电路是组合逻辑电路的基本单元,时序逻辑电路的基本单元则是我们本章要重点介绍的触发器。触

2、发器具有记忆功能,可用来保存二进制信息。触发器是可以记忆1位二值信号的逻辑电路部件。根据逻辑功能的不同,触发器可以分为RS触发器、JK触发器、D触发器、T和T´触发器。基本RS触发器是任何结构复杂的触发器必须包含的一个最基础的组成单元,它可以由两个与非门或两个或非门交叉连接构成。例如由两个与非门构成的RS触发器:1.基本RS触发器的结构组成&QRSQ门1&门2正常情况下,两个输出端子应保持互非状态。一对互非的输入端子字母上面横杠表示低电平有效触发器的两个稳定状态:输出端Q=1时,触发器为1态;输出端Q=0时,触发器处0态。2.基本RS触发器的工作原理&QRSQ门1&门20次态Qn+

3、1=0,Qn+1=111110触发器现态Qn=1,R=0,S=1有0出1全1出00触发器现态Qn=0,R=0,S=1次态Qn+1=0,Qn+1=1触发器状态由1变为0,翻转功能!触发器状态不变,保持功能!1归纳:基本的RS触发器的两个与非门通过反馈线交叉组合在一起。只要两个输入端状态不同且输入端R=0,无论输出现态如何,次态总是为0,因此通常把R称作清零端。2.基本RS触发器的工作原理&QRSQ门1&门21次态Qn+1=1,Qn+1=000011触发器现态Qn=0,R=1,S=0有0出1全1出01触发器现态Qn=1,R=1,S=0次态Qn+1=1,Qn+1=0触发器状态由0变为1,

4、翻转功能!触发器状态不变,保持功能!2归纳:只要基本RS触发器的两个输入端状态不同且输入端S=0处低电平有效态,无论输出现态如何,次态总是为1,因此通常把S称作置1端。2.基本RS触发器的工作原理&QRSQ门1&门21次态Qn+1=0,Qn+1=110100触发器现态Qn=0,R=1,S=1全1出0有0出11触发器现态Qn=1,R=1,S=1次态Qn+1=1,Qn+1=0触发器状态不变,保持功能!触发器状态不变,保持功能!3归纳:当基本RS触发器的两输入端状态相同均为1时,都处无效状态。输出不会发生改变,继续保持原来的状态。因此在两个输入端同时为高电平时触发器起保持功能。111全1

5、出000有0出12.基本RS触发器的工作原理&QRSQ门1&门20次态Qn+1=1,Qn+1=10011触发器现态Qn=0,R=0,S=0有0出1触发器的两个互非输出端出现相同的逻辑混乱情况,显然这是触发器正常工作条件下不允许发生的,因此必须加以防范。4归纳:当基本RS触发器的两输入状态相同均为0时,都处有效状态,此时互非输出无法正确选择指令而发生逻辑混乱。我们把两输入同时为0的状态称为禁止态,电路正常工作时不允许此情况发生。有0出13.基本RS触发器逻辑功能的描述触发器的逻辑功能通常可用特征方程、状态图、真值表和波形图进行描述。(1)特征方程S+R=1(约束条件)由于基本RS触发

6、器不允许输入同时为低电平,所以加一约束条件。Qn+1=S+R•Qn(2)状态图01触发器的“0”态触发器的“1”态状态图可直观反映出触发器状态转换条件与状态转换结果之间的关系,是时序逻辑电路分析中的重要工具之一。(3)功能真值表功能真值表以表格的形式反映了触发器从现态Qn向次态Qn+1转移的规律。这种方法很适合在时序逻辑电路的分析中使用。Qn+1000禁止态001禁止态0100“置0”0110“置0”1001“置1”1011“置1”1100保持1111保持(4)时序波形图反映触发器输入信号取值和状态之间对应关系的线段图形称为时序波形图。置0置1置1禁止保持置1置1QQ不定在数字电路

7、中,凡根据输入信号R、S情况的不同,具有置0、置1和保持功能的电路,都称为RS触发器。常用的集成RS触发器芯片有74LS279和CC4044等。下图为它们的管脚排列图:基本RS触发器的逻辑电路图符号16151413121110974LS27912345678VCC4S4R4Q3SA3SB3R3Q1R1SA1SB1Q2R2S2QGND161514131211109CC404412345678VDD4S4R1Q2R2S3Q2Q4QNC1S1REN1R1SVSSSRQQ能否

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。