音频编解码的硬件电路设计.doc

音频编解码的硬件电路设计.doc

ID:49657235

大小:98.01 KB

页数:2页

时间:2020-03-03

音频编解码的硬件电路设计.doc_第1页
音频编解码的硬件电路设计.doc_第2页
资源描述:

《音频编解码的硬件电路设计.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、A/D单元  在多媒体处理应用中,音频的采集是最基本的,因为它是对原始数据的获取,是所有处理的基础。从模拟信号源来的信号经模数转换后,再由ARM加以处理,才可供使用或存储为素材。  一般来说,高速的音频采集单元需要A/D单元具有较高的采样速率和工作带宽,应具有较大的信噪比动态范围。三者的关系如下:  SNR=6.02B+1.16+10lg(fs/2fmax)  其中,SNR为输出信号的信噪比,B为比特分辨数,即A/D的转换位数,fs为采样速率,fmax为输入模拟信号的最高频率。  如图1所示,通过音频A/D采集单元可以接收来自音频输入端的模拟立体声信

2、号,20位音频(双声道立体声)。 图1音频A/D采集单元  音频A/D采集主要完成立体声的音频信号采样,将模拟立体声音频信号转换成标准的符合IIS总线标准格式的数字音频信号,输出给ARM进行音频编码及音视频流合成。在本系统中,采用的是主动模式,串行格式0,芯片的主时钟信号的频率为12.288MHz,对应的采样频率为48kHz,左右声道信号和数据时钟信号都是输入的,串行数据跟外部输入的左右声道信号和数据时钟信号同步。  2与ARM音频接□  ARM通过IIS总线接口连接音频采集单元,ARM的IIS模块连接如图2所示。它可以作为连接8位或16位立体声编解

3、码集成电路接口,IIS总线接口提供了内置FIFO的DMA传送模式,可以同时接收和发送,或单独接收和发送。图2 音频接口

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。