数字电子技术答案.doc

数字电子技术答案.doc

ID:49655778

大小:1.14 MB

页数:48页

时间:2020-03-03

数字电子技术答案.doc_第1页
数字电子技术答案.doc_第2页
数字电子技术答案.doc_第3页
数字电子技术答案.doc_第4页
数字电子技术答案.doc_第5页
资源描述:

《数字电子技术答案.doc》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、电力系统专业课程系列《数字电子技术基础》作业集1数字逻辑基础参考答案一、单项选择【答案】1、(b);2、(d);3、(d);4、(a);5、(b);6、(c);7、(d);8、(a);9、(d);10、(b);11、(c);12、(c);13、(c):14、(b)o二、填空【答案】1、十进制、二进制;2、逢二进一、2<3、逢十六进一、16';4、止;5、与、或、非;6、复合;7、有权、无权;8>传送;9、C=A㊉10、L=A+B;11、10001001;12、真值表、逻辑函数式、逻辑图、卡诺图;13、与■或。三、数制转换1、①218;②26.6252、①(1000100)b8;②(11111

2、101)B;③(10000001000.001)83、①(FA)h:②(D.A)h4、①(11011001)b;(111100」01)b;5、①(OOIIOIOI)bcd②(OIOOIOOI.OIOI)bcd四、[解]设逻辑变量4、3代表两个开关状态,1代表向上,0代表1.4表向下,灯亮,ZX)灯灭。列出真值表如表1.4所示ABL山表可写出表达式001000L—AB+AB=A㊉B011101五、L=AB(C+C)+(A+A)BC+ABC=ABC+ABC+ABC+ABC+ABC六、【解】%1Z^=AB+A5%1Z?=(A+C)(B㊉D)%11^=(A+C)(B+C)(A+B)%1L^=AB+A

3、BC七、[解]L=AB^-AC=ABAC八、【解】①L=AB+AB+AB=A+AB斗+B%1L=ABC-vAB+C=AB+C(AB+l)=AB+C九、【解】①画出相应的卡诺图,如下图所示。可得最简与-或式为L=B+D②画岀具有无关项的逻辑函数的诺图如下图所示。CD可得最简与-或衣达式为③画出卡诺图如图所示L=BC+BC+ABD00tr「400XVX000(>fx)x'LH—000111100111AB90001111000A11(1丿011111XXX101丿X可得瑕简与-或衣达式为y(A,B,C,D)=D+AB④画出卡诺图如下图所示。可得L^AD+ABC+ABCD^A+BC+D十、【解】(

4、1)与非-与非式将与或式两次取反,利用摩根定律可得F=AB+AC=^B^C(2)与或非式首先求出反函数F=AB+AC=(入+巨)(A+C)=AC+AB+BC然后对上式再収反一次即得与或非衣达式F=AC+AB+BC(3)或与式将与或非式用摩根定律展开,即得或与表达式。F=AC+AB+BC=(A-^-C)(A+B)(B+C)(4)或非-或非式或与表达式两次取反,用摩根定律展开一次得或非-或非表达式F=(A+C)(A+B)(B+C)=A+C+A+B+B+C十一、【解】要从逻辑图写出逻辑函数表达式,即可以山输入到输出,也可以山输出到输入逐级写出。对于较复杂逻辑图,可以增加一些中间变量,以简化写逻辑函

5、数农达式的中间过程。图(a)所示逻辑电路的表达式为L=[AB[㊉A+乔图(b)所示逻辑电路的农达式为L=ABA-ABB它们的真值表分别如表(a)如表(b)所示。ABL000011101110ABL000010100111表(b)表(a)十二、【解】(1)根据题意,列真值表ABCL000X00100101011X1001101X110X11【X(2)停车逻辑函数农达式L=ABC+ABCAB+BC+AC+ABC=0(约束条件)2集成逻辑门电路参考答案一、单项选择【答案】(1)(d);(2)(a);(3)(d);(4)(c):(5)(c);(6)(a);(7)(c);(8)(d);(9)(b);(

6、10)(c);(11)(b);(12)(c);(13)(b);(14)(d);(15)(b);(16)(c);(17)(b);(18)(d);(19)(b);(20)(b);(21)(a);(22)(c);(23)(d);(24)(b)。二、填空【答案】1、低电平、高电平;2、肖特基二极管;3、截止;4、与;5、输出阻抗低,带负载能力强;6、3.6V;7、0.3V;8、抗干扰;9、UQFF-UQLnrdK;10.UOhmin-UQN;11、平均延迟时间饬:12、卩・饬、小;13、使能、总线冲突;14、与有用端并联或接高电平;15、与有用端并联或接低电平;16、0V、10V;17、7.5V:1

7、8、上拉电阻或OC门;19、将多个CMOS电路并联或接入CMOS驱动器。三、懈1(1)⑷、(b)、(c)中的输入均小于TTLfJ的关门电平〃off(如a产0.8V),因此,相当于接低电平。⑵⑷输入端悬空,相当于入端对地接无穷大电阻,它远大于开门电阻R",TTLI'J输入悬空相当于接高电平;(b)、(c)中的输入电压大于或等于TTL门的开门电平“ON(切Hmi尸2V),因此,相当于接高电平。立立_四、[解]画T

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。