欢迎来到天天文库
浏览记录
ID:49067200
大小:1.02 MB
页数:4页
时间:2020-02-27
《数字电子技术试题.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、学号姓名不准超过密封线,否则试卷作废,成绩记零分。……………………………密…………………………封…………………………线…………………………系 级 班 学号 姓名 数字电子技术基础 课程期末考试第2卷考试专业班级电气系专业,考试形式:闭卷考试时间:120分钟考试学期:,考试类型:考试命题教师:黄建春题号一二三四五六七八卷面分折合分分值151012201010815100得分一、基本概念型填空(每空1分,共15分)1、异或门的逻辑表达式为()。2、一个门电路的扇出数是指()。3、十进
2、制数233的二进制数表达形式为(),十六进制数表达形式为()。4、逻辑代数运算的摩根定律:,。5、卡诺图画包围圈时,应遵循的基本原则是:包围圈内的方格数必定是()个。6、对于任意一个最小项,只有一组变量取值使得它的值为()。7、两个1位二进制进行加法运算,而不考虑由低位来的进位,这种加法器称为()。8、时序逻辑电路按照各触发器的时钟脉冲的输入方式,可分为()和()。9、利用与非门组成的环形(多谐)振荡器,与非门的个数只能是数,其工作原理是利用门电路的时间来实现;10、能将模拟信号转换成数字信号的电路,称为(),简称为
3、()。二、根据如图所示逻辑电路,写出其逻辑函数表达式,并画出其标准逻辑符号图。(10分)三、化简题:(12分)1、利用公式法简化逻辑函数,并用一片四2输入与非门74LS00绘制该函数最简的逻辑电路图。(6分)2、利用图形法简化逻辑函数F(A、B、C、D)=Σm(1、2、5、6、10、11、12、15)+∑d(3,4,13,14)。(要求:绘制函数的卡诺图,写出最简逻辑表达式)。(6分)学号姓名不准超过密封线,否则试卷作废,成绩记零分。……………………………密…………………………封…………………………线……………………
4、……系 级 班 学号 姓名 四、分析题(20分)1、TTL门电路及输入信号A、B波形如图所示,绘制F的波形(不考虑门的传输时间)。(5分)2、试分析如图所示时序电路,说明其逻辑功能。(8分)3、试分析如图所示逻辑电路,写出输出逻辑函数表达式,并化简为最简与或式的形式。(7分)五、利用集成8选1数据选择器74151实现逻辑函数,要求写出分析过程。(10分)附:74LS151集成数据选择器功能表输入使能GHLLLLLLLL选择C´LLLLHHHHB´LLHHLLHHA´LHLHLHLH
5、输出YLD0D1D2D3D4D5D6D7WH学号姓名不准超过密封线,否则试卷作废,成绩记零分。……………………………密…………………………封…………………………线…………………………系 级 班 学号 姓名 六、555定时器构成的多谐振荡电路图如下图所示,已知R2=2.4KΩ,C=0.22µF,要得到1.2KHZ的频率信号,试确定R1的大小,并绘制、的波形。(10分)附555定时器功能表:输入输出电压控制端5脚高触发端6脚低触发端2脚复位端4脚输出端3脚放电端7脚一般悬空或接0.01
6、μF电容´´LLL´<VCC/3HHH<2VCC/3>VCC/3H“保持”“保持”>2VCC/3>VCC/3HLL七、试用4位二进制同步加法计数器74LS161以及必要的逻辑门,并利用反馈置数的方法,设计一个十进制加法计数器,要求写出设计过程,并绘制电路图。(8分)附:74LS161的功能表清零RD预置LD使能ETEP时钟信号CP预置数据输入d3d2d1d0输出Q3Q2Q1Q0RCO011111×01111××××11110×10×↑↑↑××××××d3d2d1d0××××××××××××××××00000d3d2d
7、1d00加法计数011111保持0保持×八、试用JK触发器设计一个六进制加法计数器,要求:电路能够自启动。(15分)学号姓名不准超过密封线,否则试卷作废,成绩记零分。……………………………密…………………………封…………………………线…………………………系 级 班 学号 姓名
此文档下载收益归作者所有