论CML_ECL_LVDS互连

论CML_ECL_LVDS互连

ID:48339978

大小:257.59 KB

页数:20页

时间:2019-10-26

论CML_ECL_LVDS互连_第1页
论CML_ECL_LVDS互连_第2页
论CML_ECL_LVDS互连_第3页
论CML_ECL_LVDS互连_第4页
论CML_ECL_LVDS互连_第5页
资源描述:

《论CML_ECL_LVDS互连》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、发表于2009/10/2217:04:48标签:LVDS  CML  PECL  LVDS,CML,PECL介绍以及互联(转)摘要:随着高速数据传输业务需求的增加,如何高质量的解决高速IC芯片间的互连变得越来越重要。低功耗及优异的噪声性能是有待解决的主要问题。芯片间互连通常有三种接口:PECL(PositiveEmitter-CoupledLogic)、LVDS(Low-VoltageDifferentialSignals)、CML(CurrentModeLogic)。在设计高速数字系统时,人们常会遇到不同

2、接口标准芯片间的互连,为解决这一问题,我们首先需要了解每一种接口标准的输入输出电路结构,由此可以知道如何进行直流偏置和终端匹配。本文介绍了高速通信系统中PECL、CML和LVDS之间相互连接的几种方法,并给出了Maxim产品的应用范例。1摘要随着高速数据传输业务需求的增加,如何高质量的解决高速IC芯片间的互连变得越来越重要。低功耗及优异的噪声性能是有待解决的主要问题。芯片间互连通常有三种接口:PECL(PositiveEmitter-CoupledLogic)、LVDS(Low-VoltageDiffere

3、ntialSignals)、CML(CurrentModeLogic)。在设计高速数字系统时,人们常会遇到不同接口标准芯片间的互连,为解决这一问题,我们首先需要了解每一种接口标准的输入输出电路结构,由此可以知道如何进行直流偏置和终端匹配。本文介绍了高速通信系统中PECL、CML和LVDS之间相互连接的几种方法,并给出了Maxim产品的应用范例。2PECL接口PECL由ECL标准发展而来,在PECL电路中省去了负电源,较ECL电路更便于使用。PECL信号的摆幅相对ECL要小,这使得该逻辑更适合于高速数据的串行

4、或并行连接。PECL标准最初由Motorola公司提出,经过很长一段时间才在业内推广开。2.1PECL接口输出结构PECL电路的输出结构如图1所示,包含一个差分对管和一对射随器。输出射随器工作在正电源范围内,其电流始终存在,这样有利于提高开关速度。标准的输出负载是接50电阻至VCC-2V的电平上,如图1所示,在这种负载条件下,OUT+与OUT-的静态电平典型值为VCC-1.3V,OUT+与OUT-输出电流为14mA。PECL结构的输出阻抗很低,典型值为4-5,这表明它有很强的驱动能力,但当负载与PECL的输

5、出端之间有一段传输线时,低阻抗造成的失配将导致信号时域波形的振铃现象。图1.PECL接口输出结构2.2PECL接口输入结构PECL输入结构如图2所示,它是一个具有高输入阻抗的差分对。该差分对共模输入电压需偏置到VCC-1.3V,这样允许的输入信号电平动态范围最大。Maxim公司的PECL接口有两种形式的输入结构,一种是在芯片上已加有偏置电路,如MAX3885,另一种则需要外加直流偏置,如MAX3867、MAX3675。图2.PECL接口输入结构表I中给出了Maxim公司PECL接口输入输出的具体电气指标。表

6、I.PECL输入和输出规格ParameterConditionsMinTypeMaxUnitsOutputHighVoltageVCC-1.025VCC-1.025VCC-0.88VTA=-40°CVCC-1.085VCC-0.88VOutputLowVoltageTA=0°Cto+85°CVCC-1.81VCC-1.62VTA=-40°CVCC-1.83VCC-1.55VInputHighVoltageVCC-1.16VCC-0.88VInputLowVoltageVCC-1.81VCC-1.48V在+5

7、.0V和+3.3V供电系统中,PECL接口均适用,+3.3V供电系统中的PECL常被称作低压PECL,简写为LVPECL。在使用PECL电路时要注意加电源去耦电路,以免受噪声的干扰,另外,输出采用交流还是直流耦合对负载网络的形式将会提出不同的要求。3CML接口CML是所有高速数据接口形式中最简单的一种,它的输入与输出是匹配好的,从而减少了外围器件,也更适合于在高的频段工作。它所提供的信号摆幅较小,从而功耗更低。此外,50背向终端匹配减小了背向反射,从而降低了高频失真。3.1CML接口输出结构CML接口的输出

8、电路形式是一个差分对管,该差分对的集电极电阻为50,如图3所示,输出信号的高低电平切换是靠共发射极差分对管的开关控制的,差分对的发射极与地之间的恒流源典型值为16mA,假定CML输出负载为一50上拉电阻,则单端CML输出信号的摆幅为VCC至VCC-0.4V。在这种情况下,差分输出信号摆幅为800mV,共模电压为VCC-0.2V。若CML输出采用交流耦合至50负载,这时的直流阻抗由集电极电阻决定,为50,CML输出

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。