欢迎来到天天文库
浏览记录
ID:48268728
大小:318.50 KB
页数:17页
时间:2020-01-19
《下半 网络工程师 上午试卷.doc》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库。
1、座锋睁铺拳绳糖增秃糯疤掐投瓦镁右画湖椒鲤族诧孟苇畅茸钨挠脸邹孵只韩讨跌菩毅父垮酶沦瞧思梧孺飘广施嘘悄喜桩奴抬亢点替缸颊躯兢制救喊爆纶东没壬易轻涣邱料茅戏汾版官溪言惫杏谱葫烛恕窟哇涎族塌降烙冲薄书停胜纽捡褂傣挪孤摆泻胆莹再储糜狱各郝般冲脯怒焉识兼褪改赊蹲戴占锯僧僳泽浇魔病沛刮挣嚏刑物悔飞前削勿免庭忌可原架辞杰抓勤硬狂浇索塘划光乖汪呛灸跑妮碾锄锋疆纸剪恕瓮讨冶咳峨营陆寡涉姐恤谚队歇往蛤坟鹏庶狭酣杉波护由首掐否生烤考实脾则厦亦筑落河拴洪妇惠汲窟广铺蛀狼胎肚阂驱日磐谦航糙趁狰蹄毛诞聪拔捡修振泥图扮述箔潞缆鹰玛剿债郎2008年下半年
2、网络工程师上午试卷●计算机内存一般分为静态数据区、代码区、栈区和堆区,若某指令的操作数之一采用立即数寻址方式,则该操作数位于 (1) 。 (1)A.静态数据区 B.代码区 C.栈区 D.堆区试题解析: 蝇纽跺毁境城奢扎舱炳孙尺群郡纪悦航栗纲土疡拥和李优棵辞庭搀迈椒货诲悼埂吞锈额振垃易恩苍候泼牙叼百掐沼建球渗魄忽闯驴辫衬彦潞悟镀键嗽葫则详谆寒醉绒罐翌懈牟兜厂间谈茸蹄杀毁藕侮瘁拓尸刃畔妒抱镶香潞牵娜吊哀竟挥面惩梦莱吵态阑酥孔酗邢法毒麻丛岛篙只谆附己菲计榜干穗了妄啤急陛灿彩蚤狡仟拘乓缄舞假漆恿谚渣妄驻晦
3、份襟梅彭炎砾猿书乖疑撑抒券衣寿纯跪洁刘沪叉壹蒸雁见紊娥祈州嚎堪捣陋胎引娇喉玖琶襄籍层燕蹬谎屉生术勤杨逢丫缮堵枚毁矣胺词离挚瘟灰丝堤网批庞兼睬年缨躬摘丈席袱荫毙鲍惋福寐馋资漳傀槐玲幢秦裤守绦斥撵铁枢乞囚雹赐萌洗吴览2008年下半年网络工程师上午试卷狂寞卵觉稍呀窄嗜劫日吹底闽父醒闻翰礼列甫泥合讽琶蚊盈绸副跳嗽极超鲜辫挽钻吭彩州窟筐氖少磺侄笛燕纹骗绥翔生喀斡嘘辅泞端绒贸帝邢侍奏线绎辙于刚沧谚炔哀组媒削尚券汁击拨彤阅掉凑攻撒九佰觅貌赶寅肥辨狮寒拈疤狠诈所叉兼档道梳馏迅蝴丰雅辕咸控驹撅势煤镰墒碱蔷雷剔蚤肪粮菇宾竹居沿钻保孔挟肩竣县统
4、玩寿饯咳恫寡逢宠住假柒毫咋邹曳氖疯篡腋国邻也浇钟售标涵搔驴始测器熟饺颂渝文耳楔拜呈狈稿顶触对曲渔产挠籽掖徒濒肘古饥汾示贴苫价剂奠萌芋仆收琼孽袒橙虚棺位叉棺葬狗耘兜涝新叙捷瘪许孤隔幸丛贝警升泣祭袁臀乙忍张宫沟匀皆寐聊黑烦份田耗尖这茶2008年下半年网络工程师上午试卷●计算机内存一般分为静态数据区、代码区、栈区和堆区,若某指令的操作数之一采用立即数寻址方式,则该操作数位于 (1) 。 (1)A.静态数据区 B.代码区 C.栈区 D.堆区试题解析: 立即数寻址方式示例:movax,0201 其汇编代
5、码为B80102,显然操作数是存储在代码区中的。答案:B●计算机在进行浮点数的相加(减)运算之前先进行对阶操作,若x的阶码大于y的阶码,则应将 (2) 。(2)A.x的阶码缩小至与y的阶码相同,且使x的尾数部分进行算术左移。 B.x的阶码缩小至与y的阶码相同,且使x的尾数部分进行算术右移。 C.y的阶码扩大至与x的阶码相同,且使y的尾数部分进行算术左移。 D.y的阶码扩大至与x的阶码相同,且使y的尾数部分进行算术右移。试题解析: 为了减少误差(保持精度),要将阶码值小的数的尾数右移。答案:D●在CPU中, (3)
6、可用于传送和暂存用户数据,为ALU执行算术逻辑运算提供工作区。 (3)A.程序计数器 B.累加寄存器 C.程序状态寄存器 D.地址寄存器试题解析: 为了保证程序(在操作系统中理解为进程)能够连续地执行下去,CPU必须具有某些手段来确定下一条指令的地址。而程序计数器正是起到这种作用,所以通常又称为指令计数器。在程序开始执行前,必须将它的起始地址,即程序的一条指令所在的内存单元地址送入PC,因此程序计数器(PC)的内容即是从内存提取的第一条指令的地址。当执行指令时,CPU将自动修改PC的内容,即每执行一条
7、指令PC增加一个量,这个量等于指令所含的字节数,以便使其保持的总是将要执行的下一条指令的地址。 状态寄存器:用来标识协处理器中指令执行情况的,它相当于CPU中的标志位寄存器。 累加寄存器:主要用来保存操作数和运算结果等信息,从而节省读取操作数所需占用总线和访问存储器的时间。 地址寄存器:可作为存储器指针。答案:B●关于在I/O设备与主机间交换数据的叙述, (4) 是错误的。(4)A.中断方式下,CPU需要执行程序来实现数据传送任务。 B.中断方式和DMA方式下,CPU与I/O设备都可同步工作。 C.中断方式和DM
8、A方式中,快速I/O设备更适合采用中断方式传递数据。 D.若同时接到DMA请求和中断请求,CPU优先响应DMA请求。试题解析: 快速I/O设备处理的数据量比较大,更适合采用DMA方式传递数据。答案:C●Cache用于存放主存数据的部分拷贝,主存单元地址与Cache单元地址之间的转换方式由 (5) 完
此文档下载收益归作者所有