组合逻辑电路的设计与仿真.doc

组合逻辑电路的设计与仿真.doc

ID:48211060

大小:257.50 KB

页数:8页

时间:2020-01-22

组合逻辑电路的设计与仿真.doc_第1页
组合逻辑电路的设计与仿真.doc_第2页
组合逻辑电路的设计与仿真.doc_第3页
组合逻辑电路的设计与仿真.doc_第4页
组合逻辑电路的设计与仿真.doc_第5页
资源描述:

《组合逻辑电路的设计与仿真.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、.组合逻辑电路的设计与仿真学习目标1.进一步掌握使用PROTEUS进行数字电路的设计与仿真的方法2.掌握组合逻辑电路的功能测试方法3.进一步理解半加器和全加器的逻辑功能工作任务按照逻辑功能的不同,数字电路可以分为组合逻辑电路和时序逻辑电路两大类,编码器、译码器、加法器、比较器等都是常见的组合逻辑电路。本任务通过PROTEUS设计和仿真平台,完成与门、异或门、与或非门组成的组合电路,异或门和与非门组成的半加器、与非门组成的全加器,异或、与或非门组成的全加器等电路的测试。一、知识回顾和准备1.组合逻辑电路的特点组合逻辑电路的主要特点是:在任一时刻电路的输

2、出状态仅仅取决于该时刻电路的输入状态,而与电路原来所处的状态无关。从电路的形式上看,没有从输出端引回到输入端的反馈线,信号的流向仅只有从输入端到输出端一个方向。2.半加器和全加器半加器和全加器是算术运算电路中的基本单元,他们是完成二进制数相加的一种组合逻辑电路。只考虑两个加数本身,没有考虑由低位来的进位,称为半加器。全加器能进行加数、被加数和低位来的进位信号相加,并根据求和结果给出该位的进位信号。若有多位数相加,则可采用并行相加串行进位的方式来完成。二、组合逻辑电路功能测试1.从PROTEUS库中选取元器件,组成如图所示密码锁电路。元器件明细表元器件

3、名称所属类所属子类标识值74LS04TTL74LSseriesGates&InvertersU1:A74LS0074LS20TTL74LSseriesGates&InvertersU1:B74LS0074LS08TTL74LSseriesGates&InvertersU1:C74LS00LED-GREENOptoelectronicsLED-GREENLED-REDOptoelectronicsLED-REDSWITCHSwitches&RelaysSWITCHLOGICSTATEDebuggingToolsLOGICSTATE元器件管脚图:....

4、2.改变ABC的值,改变ABC的值,运行并观察结果,将运行结果填入表中。真值表ABCF0F1000001010011100101110111密码设定?1.设计三变量表决器,其中A具有否决权。改变ABC的值,运行并观察结果,将运行结果填入表中。..真值表ABCF000001010011100101110111三、测试用异或门(74LS86)和与非门组成的半加器的逻辑功能1.从PROTEUS库中选取元器件,用异或门组成如图所示电路。A、B接电平开关S,Y、Z接电平显示。根据半加器的逻辑表达式可知,半加器Y是A、B的异或,而进位Z是A、B相与,故半加器可用

5、一个集成异或门和两个与非门组成。元器件名称所属类所属子类标识值74LS00TTL74LSseriesGates&InvertersU1:A74LS0074LS00TTL74LSseriesGates&InvertersU1:B74LS0074LS86TTL74LSseriesGates&InvertersU1:A74LS862.改变AB的值,运行并观察结果,将运行结果填入表中。ABYZ00011011四、测试用与非门组成的全加器的逻辑功能1.从PROTEUS库中,选取元器件,用与非门组成如图所示全加器电路。元器件名称所属类所属子类标识值74LS00T

6、TL74LSseriesGates&InvertersU174LS00..74LS00TTL74LSseriesGates&InvertersU274LS002.改变参数,运行并观察结果,将运行结果填入表中。真值表AiBiCi-1SiCi000001010011100101110111五、测试用异或、与非门组成的全加器的逻辑功能1.从PROTEUS库中,选取元器件,用与非门组成如图所示全加器电路。元器件名称所属类所属子类标识值74LS00TTL74LSseriesGates&InvertersU174LS0074LS00TTL74LSseriesGa

7、tes&InvertersU274LS0074LS00TTL74LSseriesGates&InvertersU374LS00..2.改变参数,运行并观察结果,将运行结果填入表中。真值表AiBiCi-1SiCi000001010011100101110111六、测试用1片74LS283构成一个4位二进制数加法器的逻辑功能1.从PROTEUS库中,选取元器件,用74LS283组成如图所示加法器电路。元器件名称所属类所属子类标识值74LS283TTL74LSseriesGates&InvertersU174LS283..74LS86TTL74LSseri

8、esGates&InvertersU274LS86LED-REDOptoelectronicsLED-RED

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。