模拟锁相环测试实验.ppt

模拟锁相环测试实验.ppt

ID:48136908

大小:112.00 KB

页数:16页

时间:2020-01-17

模拟锁相环测试实验.ppt_第1页
模拟锁相环测试实验.ppt_第2页
模拟锁相环测试实验.ppt_第3页
模拟锁相环测试实验.ppt_第4页
模拟锁相环测试实验.ppt_第5页
资源描述:

《模拟锁相环测试实验.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、模拟锁相环测试实验通信原理实验室一、实验目的1.掌握模拟锁相环工作原理、集成电路的构成。2.了解锁相环路各部件测量方法。3.掌握锁相环集成电路同步范围、捕捉范围测试方法。二、实验内容1.用示波器观察正弦鉴相特性增益,当f低

2、数字调制模块P17测量NE564模拟锁相环的同步范围、捕捉范围。(T16)信号源限幅器PDVCOLFU21NE564Upp=0.2VP17T1645196.测量锁相环入锁后VCO输出频率跟踪于信源的频率变化。若失锁后VCO输出频率不跟踪于信源频率的变化。7.观察NE5644脚,可见失锁到入锁过程的波形差频波差拍波直流高频逐渐变低频差频波频率最低时,f低

3、(灵敏度)是多少?(2).画出实验内容3、4的差拍波是怎样的(3).VCO中心频率是多少?(4).失锁到锁定的过程中,在NE5644脚所观察到的波形变化情况(5).锁定后,信源输入频率慢变化时,在NE5644脚直流电平是否也在慢变化。为什么?(6).测量同步范围和捕捉范围(7).看懂NE564内部原理图信号流程说明PDLFVCO的信号流程。频率合成器实验一、实验目的:1、掌握锁相频率合成器的工作原理和主要技术指标;2、学会测量频率合成器的性能指标;3、了解PLL频率合成器的电路构成和应用。二、实验内容1、观察PLL频率合成器的电路构成;2、察基准频率、其波形以及基准频率和P

4、D的参考频率的关系;3、PLL频率合成器主要技术指标的测量;4、观察PD、LF、VCO等关键点波形,并加以分析。图1简单锁相频率合成器PDLFVCO÷Nfrfo图2PLL频率合成器的框图三、实验步骤1、观察PLL频率合成器部分的电路结构和各测试点的意义;2、观察基准频率。示波器探头拨到衰减10倍位置,测量P201的基准频率波形,并记录;微调VC210,使之准确谐振在10.240000MHz,并且幅度较大;3、用示波器分别测试关键点P203(PD出)、P205(LF出)、P206(VCO缓冲出)的波形并记录;4、按动S201、S202、S203等键,改变输出频率,测量P206

5、波形并且对数码管显示的输出频率和示波器读出的频率是否相等;5、测量PLL的主要指标。(1)频率范围:在PLL锁定的情况下,分别向高、低反向调节P206的输出频率,记录并算出频率合成器的频率范围。(2)频率稳定度:将VCO输出置于1.000000MHz,示波器探头接在P206,观察示波器的显示频率10分钟,记录这10分钟内示波器的最高频率和最低频率,计算出这10分钟内的频率稳定度。(3)噪声:用示波器观察P206输出的杂波,估计噪声的大小。(4)信道数量和频率间隔:计算并记录。(5)频率转换时间:按动S201、S202、S203等键,改变输出频率,监视并记录P205LF出的V

6、CO控制电压变化过程,分析频率转换时间。六、实验报告要求1、正确画出要求的各种波形并加以记录;2、按照实验步骤的要求,分别测量和计算;3、分析影响频率合成器输出频率稳定度和准确度的原因。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。