欢迎来到天天文库
浏览记录
ID:48128265
大小:25.93 KB
页数:7页
时间:2020-01-21
《微机原理与接口技术题库2.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、一、填空题(每空1分,共15分)1.RESET信号到来后8088/86的CS和IP分别为_FFFF_H和_0000_H。2.在特殊全嵌套方式下,8259可响应同级或高级中断请求。3.CPU与外设接口通过数据总线传送状态信号与命令信号。4.8255有3种工作方式,其中方式2只允许A口使用。5.有地址重迭现象的译码方式为部分译码和线选法。6.外设端口的编址方式有I/O端口独.立编址和I/O端口与存储器统一编址。7.INT8253采用BCD码计数时,其最大计数值为__10000__,此时的计数初值为__0000__。8.8088/8086的AD7-AD0是地址数据复用
2、引脚,在T1时传送__地址信号__。9.8259A作为主片时其引脚CAS0-CAS2的信息传送方向是_向外_。10.RS-232C是适用于__数据终端设备DTE__和__数据通信设备DCE__间的接口。二、单项选择题(每小题1分,共20分)1.8086CPU寻址I/O端口最多使用(4)条地址线。(1)8(2)10(3)12(4)162.CPU执行IN指令时有效的信号组合是(1)。(1)RD=0,IO/M=1(2)RD=0,IO/M=0(3)WR=0,IO/M=1(4)WR=0,IO/M=03.某计算机的字长是16位,它的存储器容量是64KB,若按字编址那么它的最
3、大寻址范围是(2)。(1)64K字(2)32K字(3)64KB(4)32KB4.某一SRAM芯片的容量是512×8位,除电源和接地线外,该芯片的其他引脚最少应为(4)根。(1)25(2)23(3)21(4)195.8088/8086的基本总线周期由(2)个时钟周期组成。(1)2(2)4(3)5(4)66.在8086系统中中断号为0AH,则存放中断向量的内存起始地址为(2)。(1)0AH(2)28H(3)4AH(4)2AH7.采用两片8259A可编程中断控制器级联使用,可以使CPU的可屏蔽中断扩大到(1)。(1)15级(2)16级(3)32级(4)64级8.当IF
4、=0,8088/8086CPU不响应(2)中断请求。(1)INTN(2)INTR(3)NMI(4)INTO9.8253可编程定时器/计数器中,其二进制的最大计数初值为(3)。(1)65536(2)7FFFH(3)0000H(4)FFFFH10.8086/88CPU在响应中断时要执行(2)个中断响应周期。(1)1个(2)2个(3)3个(4)4个11.中断向量表是存放(2)的存储区域.(1)中断类型号(2)中断服务程序入口处地址(3)中断断点地址(4)程序状态字12.INT8255中可用置位/复位控制字对(3)的各位进行按位操作以实现某些控制功能。(1)A口(2)B
5、口(3)C口(4)数据总线缓冲器11.RS-232C标准规定信号“0”和“1”的电平是(3)。(1)0V和+3V~+15V(2)-3V~-15V和0V(3)+3V至+15V和-3V~-15V(4)+3V~+15V和-0V12.对于开关型设备的控制,适合采用的I/O传送方式是(1)。(1)无条件(2)查询(3)中断(4)DMA13.传送数据时,占用CPU时间最长的传送方式是(1)。(1)查询(2)中断(3)DMA(4)IOP14.既然是在数据传输率相同的情况下,那么,又说同步字符传输速度要高于异步字符传输其原因是(2)。(1)发生错误的概率少(2)附加位信息总量少
6、(3)双方通信同步(4)字符之间无间隔15.巳知DRAM2118芯片容量为16K×1位,若组成64KB的系统存储器,则组成的芯片组数和每个芯片组的芯片数为(4).(1)2和8(2)1和16(3)4和16(4)4和816.INT8259中断屏蔽寄存储器的作用是(2).(1)禁止CPU响应外设的中断请求(2)禁止外设向CPU发中断请求(3)禁止软中断请求(4)禁止NMI中断请求17.在正常EOI方式下,中断结束命令是清除(2)中的某一位.(1)IRR(2)ISR(3)IMR(4)程序状态字18.软中断INTN的优先级排列原则是(3).(1)N值愈小级别愈高(2)N值
7、愈大级别愈高(3)无优先级别(4)随应用而定19.串行异步通信传输的主要特点是(2).(1)通信双方不必同步(2)每个字符的发送是独立的(3)字符之间的传送时间长度应相同(4)字符发送速率由波特率决定20.8位D/A转换器的分辨率能给出满量程电压的(4).(1)1/8(2)1/16(3)1/32(4)1/256三、判断说明题(正者在括号内打“√”,误者在括号内打“×”)1.8086CPU在读/写总线周期的T3状态结束对READY线采样,如果READY为低电平,则在T3与T4状态之间插入等待状态TW。(×)应改为:8086CPU在读/写总线周期的T3状态开始对RE
8、ADY线采样,如果REA
此文档下载收益归作者所有