欢迎来到天天文库
浏览记录
ID:47558628
大小:1.15 MB
页数:45页
时间:2020-01-15
《电磁兼容与信号完整性设计规范》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、武汉光迅科技股份有限公司AccelinkTechnologiesCo.,Ltd管理规程通讯协议电磁兼容与信号完整性设计规范文件编号:AL/RM-MS-Q-05生效日期:2008.03.04生效日期:编制:许耿周治柱江毅日期:2008.2.3邹雪芬日期:审核:罗勇日期:2008.02.28日期:批准:江山日期:2008.03.04日期:页数:共页共页版本:第A版版本:第A版文件发放号:0.目录0.修改记录211.目的322.适用范围323.职责323.1开发工程师323.2开发管理部324.工作程序324.1新增备案324.2更改程序1134.3通讯协议的调用1134.4通讯协议规
2、范1135.相关文件1136.附件1237.记录1631)1830.修改记录21.目的22.适用范围23.职责23.1开发工程师23.2开发管理部24.工作程序24.1新增备案24.2更改程序34.3通讯协议的调用34.4通讯协议规范34.4.1串口通讯协议(UART)34.4.2网络通讯协议(UDP)54.4.3利用SNMP管理的mib设计规范85.相关文件96.附件97.记录91)通讯协议RM-MS-Q-05/192)通讯协议备案申请记录RM-MS-Q-05/293)通讯协议备案清单RM-MS-Q-05/394)产品主类定义清单RM-MS-Q-05/495)产品子类定义清单R
3、M-MS-Q-05/590.修改记录修改状态生效日期文件修改单编号A/02008.03.04目的本规范制定目的是为光迅公司内部的硬件系统研发、系统集成以及电磁兼容试验中的电磁兼容(EMC)与信号完整性(SI)的设计与改进实施提供技术参考。为公司产品通讯的协议语法制定统一的标准,规范相关产品接口/通讯代码的开发,便于公司内部产品的集成开发。0.适用范围凡公司内部软件与固件的开发,客户无特殊要求时,适用本规范适用于光迅公司所有的硬件研发项目。1.职责3.1开发工程师u在开发工作中使用已存档并公开的通信协议;u在已有通信协议基础上,修订或设计通信协议,保证设计符合规范要求;u及时备案新
4、增协议,便于下游工程师检索使用。3.2开发管理部1)审核、发布新增或更改的通信协议;2)存档管理通信协议,并提供内部开发的调用。2.工作程序4.1基本术语CBNCommonBondingNetworkCPECustomerPremiseEquipmentEFTElectricalFastTransient,IEC1000-4-4EMCElectromagneticCompatibilityEMIElectromagneticInterferenceESDElectrostaticDischarge(待补充)FDTDFiniteDifferenceTimeDomain4.2电磁兼容
5、基本概念EMC的定义设备在共同的电磁环境中能一起执行各自功能的共存状态。EMC模型与抑制方法图1EMC设计的层次及主要工作4.3电磁兼容性的要求通信产品类电磁兼容性标准要求电快速瞬变脉冲群试验静电放电试验雷击浪涌试验电磁发射试验敏感度试验(待细化)4.4电磁屏蔽设计技术(待补充)4.5互连电缆设计技术互连设计的重要性泄漏耦合机理及控制要素互连电缆屏蔽层的端接设计技术互连电缆选用技术适用与互连设计的屏蔽电缆专用附件互连电缆的接地屏蔽电缆一般分为低频电缆和高频电缆对低频信号电缆屏蔽层应单点接地对屏蔽的电力电缆和高频电缆的屏蔽层至少应在电缆两端接地。当电缆长度L<0.15λ时,要求单点
6、接地,一般均在输出端接地,不存在接地环路,磁屏蔽效果好,也可在输入端接地;当电缆长度L>0.15λ时,采用多点接地,一般屏蔽层按0.05λ或0.1λ的间隔接地,以降低地线阻抗,减少地电位引起的干扰;对于输入信号电缆的屏蔽层,不能在机壳内接地,只能在机壳的入口处接地,此时的屏蔽层上的外加干扰信号直接在机壳入口处入地,避免屏蔽层上的外加干扰信号带入设备内的信号电路上;对于高输入或高输出阻抗电路,尤其是在高静电环境下,可能需要双层屏蔽的电缆,此时内屏蔽层可以在信号源端接地,外屏蔽层则在负载端接地。4.6印制板设计技术4.6.1印制板设计的基本原则减少设计带宽通常办法电源输入端滤波IC芯
7、片滤波存储型器件接去耦电容基尔霍夫定律差模/共模电流的耦合控制印制线间距的准则(3-W原则)存在于PCB走线之间的串扰不仅与时钟或周期信号有关,而且与系统中的其他重要走线有关。数据线、地址线、控制线和I/O都会受到串扰和耦合的影响。3-W原则:走线间的距离间隔(走线中心间的距离)必须是单一走线宽度的3倍。5/5原则时钟频率超过5MHz或上升时间小于5ns时,需要使用多层板。4.6.2信号完整性设计信号完整性(SI)是指在信号线上的信号质量好坏;在要求的时间内,信号能以要求的时序、
此文档下载收益归作者所有