自动循环计数器(真正能实现自动)

自动循环计数器(真正能实现自动)

ID:47547714

大小:3.34 MB

页数:14页

时间:2020-01-14

自动循环计数器(真正能实现自动)_第1页
自动循环计数器(真正能实现自动)_第2页
自动循环计数器(真正能实现自动)_第3页
自动循环计数器(真正能实现自动)_第4页
自动循环计数器(真正能实现自动)_第5页
资源描述:

《自动循环计数器(真正能实现自动)》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、数字电子技术课程设计报告题目:自动循环计数器学年:2013~2014学期:1专业:生物医学工程班级:110314姓名:赵亮学号:20111398指导教师:李磊日期:2014年1月4日—2014年1月10日长春工业大学电气与电子工程学院14目录第一章设计任务与要求31.1设计任务31.2设计要求3第二章设计思想3第三章单元电路的设计、参数计算、器件选择及介绍43.1单次脉冲产生部分43.2译码驱动、显示电路部分53.3控制部分及循环加减计数部分8第四章系统逻辑框图............................

2、..................................10第五章系统电路总图及原理115.1、电路总图115.2、工作原理11第六章硬件电路安装、调试测试结果,出现的问题、原因及解决方法12第七章总结设计电路的特点和方案的优缺点12第八章收获、体会....................................................................13附录A原理总图14附录B元件清单1414设计题目:自动循环计数器第一章设计任务与要求1.1设计任务1.用集成计数器实行3

3、~9自动循环计数。2.电路能实现3~9加法和3~9减法循环计数。3.输出用数码显示。1.2设计要求1.确定总体设计方案画出总方框图,划分各单元电路的功能,并进行单元电路的设计,画出逻辑图。2.选择元器件型号。3.画出总逻辑图和装配图,并在实验板上组装电路。4.进行电路调试,使其达到设计要求。5.写出总结报告。第二章设计思想根据题目要求,系统可以划分为以下几个部分,基本思想如下:1、电源部分,由它向整个系统提供+5V电源。2、单脉冲产生部分:功能是由它产生单个脉冲,为循环计数部分提供计数脉冲。3、译码显示电路部分:计数

4、器输出结果的数字显示。4、加/减控制电路部分:实现加减循环计数功能由控制部分完成。5、可逆计数器部分:完成3~9的可逆加减循环计数。系统设计方框图如图1所示。14加/减控制电路单脉冲产生译码显示电路可逆计数器电源图13~9加/减可逆自动循环计数器系统设计方框图第三章单元电路的设计、参数计算、器件选择及介绍3.1单次脉冲产生部分3.1.1、方案论证产生单脉冲的方法有很多,如用集成555定时器、TTL集成单稳态触发器74LS121。74121、74221、74LS221都是不可重复触发的单稳态触发器。属于可重复触发的触发

5、器有74122、74LS122、74123、74LS123等。方案一:用集成555定时器产生单脉冲,见图2—(a)。(a)(b)14(c)图2单脉冲产生电路方案二:用TTL集成单稳态触发器74LS121,,见图2—(b)。方案三:用74LS00四—2输入与非门与手动开关,见图2—(c)用74LS00中的两个与非门构成基本RS触发器,手动开关反复拨动一次,则触发器输出端将产生一个计数脉冲。确定方案:根据实验要求,使用555定时器,能自动产生计数脉冲,故采用方案一。3.2译码驱动、显示电路部分3.2.1、方案论证方案一:

6、采用DCD-HEX——4段数码管,不需要译码器就能直接显示出结果。方案二:74LS48TTLBCD—7段译码器/内部上拉输出驱动。采用74LS48不需要外接上拉电阻。确定方案:由于DCD-HEX的价格较高,且市场上不易购买,故采用74LS48。由于74LS48输出是高有效,所以显示数码管选用LN05011AH共阴极数码管。3.2.2、元器件型号的选择及参数计算:数码管LN05011AH,译码/驱动器74LS48;限流电阻的计算,数码管压降一般为1.8~2.2V,工作电流10~20mA,经试验,静态显示时10mA亮度相

7、当可观,所以限流电阻R1~R7=(5V-2V)/10mA=300Ω,功率为0.012×300=0.03W,故电阻选用R1~R7=300Ω(1/16W)。3.2.3、译码驱动、显示电路的设计74LS48的引脚见图3,74LS48的功能表如表1所示,其中,DCBA为8421BCD码输入端,a—g为7段译码输出端。14图374LS48引脚图表174LS48引脚功能表—七段译码驱动器功能表14灯测试输入使能端。当LT=0时,译码器各段输出均为高电平,显示器各段亮,因此,LT=0可用来检查74LS48和显示器的好坏。动态灭零输

8、入使能端。在LT=1的前提下,当/RBI=0且输入BDCA=0000时,译码器各段输出全为低电平,显示器各段全灭,而当输人数据为非零数码时,译码器和显示器正常译码和显示。利用此功能可以实现对无意义位的零进行消隐。静态灭零输入使能端。只要BI=0,不论输入BDCA为何种电平,译码器4段输出全为低电平,显示器灭灯(此时/BI/RBO为输入使能)。共

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。