ADS1278使用总结

ADS1278使用总结

ID:47486427

大小:1.55 MB

页数:9页

时间:2020-01-12

ADS1278使用总结_第1页
ADS1278使用总结_第2页
ADS1278使用总结_第3页
ADS1278使用总结_第4页
ADS1278使用总结_第5页
资源描述:

《ADS1278使用总结》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、1.数据输出格式2.引脚说明1.速度模式设置芯片一共有4种速度模式,下图为4种模式的最大采样率及功耗表:以上四种工作模式用MODE1和MODE0控制,其对应关系如下表,当为High-Speed时,fclk最大可为37MHz,其他三种模式时,最大输入时钟为27MHz。且当fclk>27MHz时,只能采用Frame-Sync方式读取数据。在High-Speed模式下,不同的时钟频率(fclk)对DVDD和参考电压(Vref)的的要求也不一样,具体如下表所示:ADS1278的数据输出率与fclk具有固定的比例关系,且Low-Power和Low-Sp

2、eed模式下,CLKDIV能够对fclk分频。另外两种模式下,CLKDIV必须为1,具体关系如下表所示:注意:在High-Speed模式下,若为TDM方式输出,因为8个通道均通过OUT1输出且数据为24bits,故必须保证clk=SCLK2.输出方式设置采样数据可通过两种方式输出SPI方式和Frame-Sync方式。输出方式由FORMAT[2:0]控制,如下图所示。TDM表示8个通道数据全部由DUOT1输出,CH1在前,CH8在后。此时若DATAPOSITION为Dynamic则表示:若某通道关闭,则该通道仍然输出,输出数据为0。若DATAP

3、OSITION为Fixed,则如果某通道关闭,则该通道不输出,直接输出下一通道数据。1.供电电压ADS1278需要3个电压DVDD、IOVDD和AVDD。其中DVDD电压为1.65-1.95V(当32.768MHz

4、O电源芯片。典型电路如下:此电路输入端电容不得小于0.1uF,输出端不得小于2.2uF,NR脚电容不得大于0.01uF。为保证性能,PCB走线时,Vin和Vout的地线层需要单独走线,最后接到器件的GND引脚上。此芯片还可设置可调电压输出,电路如下:其中Vout=Vref*(1+R1/R2),Vref=1.225V(芯片内部产生)。建议R1=30.1kΩ,故有:,,一般C1可为15pF。lAVDD采用TPS73501,因为其有更好的SPRR和低噪声性能。固定电压电路及可调电压电路如下图所示:输入端电容一般为0.1uF-1uF,低ESR的电容(

5、陶瓷电容最佳)。Cff容值为3pF-1nF。R1=Vout*R2/1.208–R2;l电源供电能力要求:1.ADS1278电路设计lAGND和DGND可以使用同一个地平面。l数字输入脚需要串接50Ω电阻,并放置在数字驱动源末端(靠近ADS1278)。l模拟电路(输入脚)走线必须远离数字电路(输入脚)并防止产生走线交叉。l模拟信号参考端接10UF和0.1uF电容l模拟信号输入端必须接THS4521驱动,PCB走线短而直,且远离数字信号线。AINP和AINN之间须接1-10nF电容。l电源、模拟输入、参考输入的去耦电容必须尽可能的靠近ADS127

6、8l时钟线越短越好,且末端接50Ω电阻。要求晶振必须稳定。2.特殊引脚说明lSYNC:同步引脚。当此引脚输入负向脉冲时,ADS1278被同步。当为低电平时,AD转换停止、数字滤波计数器清零。当为多ADS1278系统时,SYNC引脚用于使多个ADS1278硬件同步。在Frame-Sync模式下时,SYNC为低时,DOUT为零,为了保证正确同步,在SYNC恢复为高电平时,FSYNC,SCLK,和CLK必须已经建立且保持运行。在ADS1278上电时,须重置SYNC。对应时序如下所示:lVCOM:输出电压值为AVDD/2的电压。3.基本原理图1.数据

7、输出时序lSPI模式下1.硬件输入输出及时序说明:lINPUT:lFRAME-SYNC模式

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。