计算机组成原理寄存器实验

计算机组成原理寄存器实验

ID:47484426

大小:380.29 KB

页数:9页

时间:2020-01-12

计算机组成原理寄存器实验_第1页
计算机组成原理寄存器实验_第2页
计算机组成原理寄存器实验_第3页
计算机组成原理寄存器实验_第4页
计算机组成原理寄存器实验_第5页
资源描述:

《计算机组成原理寄存器实验》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、计算机原理实验室实验报告成绩:  计算机原理实验室实验报告课程:计算机组成原理姓名:李文周专业:计算机科学与技术学号:132054237日期:2015.12太原工业学院计算机工程系计算机原理实验室实验报告实验二:寄存器实验实验环境PC机+Win7+74LS373+proteus仿真器实验日期2015.12一.实验内容(1)基本内容1.理解CPU运算器中寄存器的作用2.设计并验证4位算数逻辑单元的功能(2)扩展要求1.实现更多的寄存器(至少8个)7计算机原理实验室实验报告二.理论分析或算法分析74l

2、s373是常用的地址锁存器芯片,它实质是一个是带三态缓冲输出的8D触发器,在单片机系统中为了扩展外部存储器,通常需要一块74ls373芯片。74ls373工作原理简述: (1).1脚是输出使能(OE),是低电平有效,当1脚是高电平时,不管输入3、4、7、8、13、14、17、18如何,也不管11脚(锁存控制端,G)如何,输出2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)全部呈现高阻状态(或者叫浮空状态); (2).当1脚是低电平时,只要11脚

3、(锁存控制端,G)上出现一个下降沿,输出2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)立即呈现输入脚3、4、7、8、13、14、17、18的状态.锁存端LE由高变低时,输出端8位信息被锁存,直到LE 端再次有效。当三态门使能信号OE为低电平时,三态门导通,允许Q0~Q7输出,OE为高电平时,输出悬空。7计算机原理实验室实验报告L——低电平;H——高电平;X——不定态;Q0——建立稳态前Q的电平;G——输入端,与8031ALE连高电平:畅通无阻

4、低电平:关门锁存。图中OE——使能端,接地。当G=“1”时,74LS373输出端1Q—8Q与输入端1D—8D相同;当G为下降沿时,将输入数据锁存。三.实现方法(含实现思路、程序流程图、实验电路图和源程序列表等)7计算机原理实验室实验报告四.实验结果分析(含执行结果验证、输出显示信息、图形、调试过程中所遇的问题及处理方法等)1.向寄存器写数据当74LS373的控制端LE由高电平到低电平时,锁存数据。7计算机原理实验室实验报告2.从寄存器里读数据7计算机原理实验室实验报告实验扩展1.实验电路2.写数据

5、电路7计算机原理实验室实验报告7计算机原理实验室实验报告2.读数据电路五.实验总结通过本次实验,我了解了通用寄存器的组成和硬件电路。做实验之前,由以前学的理论知识明白寄存器的作用,即是存储数据或运算结果等。这次寄存器的实验主要是将理论变成实践,使得我们更加理解它的作用以及原理。7

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。