计算机组成原理试卷B卷及答案

计算机组成原理试卷B卷及答案

ID:47484423

大小:160.50 KB

页数:6页

时间:2020-01-12

计算机组成原理试卷B卷及答案_第1页
计算机组成原理试卷B卷及答案_第2页
计算机组成原理试卷B卷及答案_第3页
计算机组成原理试卷B卷及答案_第4页
计算机组成原理试卷B卷及答案_第5页
资源描述:

《计算机组成原理试卷B卷及答案》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、华侨大学2009年计算机组成原理试卷(B卷)班级姓名学号题号一二三四五六七八九十总分得分一、选择题(每题2分,共18分)1、下列关于冯•诺依曼型计算机的描述,不正确的是__C___。A)计算机硬件系统由运算器、存储器、控制器、输入设备、输出设备五大部件组成B)指令和数据在存储器中都是二进制码存储C)指令存储器和数据存储器独立分设在不同的存储器D)存储程序并按地址顺序执行是CPU自动工作的关键2、当机器字长一定时,__B_____越长,浮点数表示的范围越大,精度越低。A)阶符B)阶码C)尾符D)尾数3、下列关于cache地址映射的描述,

2、不正确的是___D___。A)全相联映射方式中,主存的一个块可能存放到cache中任意一行B)直接映射方式中,主存的一个块只能存放在cache的一个特定行C)全相联映射方式的cache利用率高,直接映射方式的cache利用率低D)组相联映射方式是全相联映射和直接映射方式的折中方案,即主存中的一个块放到cache的哪个组是灵活的,而放到该组的哪个行是固定的。4、CPU响应中断的时间是___C____。A)中断源提出请求B)取指周期结束C)执行周期结束D)间址周期结束5、分支预测的目的是为了___D____。A)提高转移指令的执行速度B)提高每

3、条指令的流水执行速度C)提高程序的正确性D)提高指令预取的成功率6、在堆栈寻址中,设A为累加器,SP为堆栈指示器,Msp为SP指示的栈顶单元。如果进栈操作顺序是:(SP)-1→SP,(A)→Msp;那么出栈操作的顺序应是___A____。A)(Msp)→A,(SP)+1→SPB)(SP)+1→SP,(Msp)→A6华侨大学2009年C)(SP)-1→SP,(Msp)→AD)(Msp)→A,(SP)-1→SP7、中断处理过程中,___A____是由硬件完成。A)关中断B)开中断C)保存CPU现场D)恢复CPU现场8、下列说法中正确的是___D

4、____。A)多体交叉存储器主要解决扩充容量问题。B)Cache地址空间是主存地址空间的一部分。C)主存都是由易失性的随机读写存储器构成的。D)Cache的功能全部由硬件实现。9、计算机操作的最小单位时间是___A____。A)时钟周期B)指令周期C)CPU周期D)中断周期。二、填空题(共22分)1、若机器数为补码,某寄存器中的内容为BF(十六进制),则该寄存器存储的数据真值是__-65___(用十进制表示)。(2分)2、多模块交叉存储器中,地址在模块中的安排方式有__顺序__和__交叉__两种。(2分)3、已知cache存储周期为20

5、ns,主存存储周期为220ns,cache/主存系统平均访问时间为60ns,则cache命中率是__80%___。(2分)4、假设某机器有120条指令,平均每条指令由5条微指令组成,其中有一条取指微指令是所有指令公用的。已知微指令长度位32bit,则控制存储器的容量最少是__15392bit__。(2分)5、流水线中存在的三种相关冲突分别是_资源相关_,_数据相关___和__控制相关__。(3分)6、按总线仲裁电路的位置不同,总线总裁分为__集中式__仲裁和__分布式__仲裁。(2分)7、设字长8位(含1位符号位),则原码定点小数能表示的绝

6、对值最大负数是__-(1-2-7)__。(2分)8、在组合逻辑控制器中,微操作控制信号由 _时序_、_状态条件_和_指令_决定。(3分)9、已知有四位数P1P2P3P4采用偶校验,其校验位C的表达式为__P1异或P2异或P3异或P4__。(2分)10、在不改变中断响应优先级次序的条件下,通过__中断屏蔽__可以改变中断处理次序。6华侨大学2009年(2分)三、浮点数标准IEEE754的规格化数表示方式为(-1)s*1.m*2e-127,其中s为符号位,m为尾数,e为阶码,32位浮点数的s、e、m分别占1,8,23bit,请写出下列十进制数的

7、IEEE754标准的32位浮点规格化数。(10分)(1)25/64(2)-35/128答:25/64=(0.00011001)2=(1.1001x2-4)2-35/64=(-0.00100011)2=(-1.00011x2-3)2故25/64的IEEE754标准的32位浮点规格化数为:0,01111011,10010000000000000000000-35/64的IEEE754标准的32位浮点规格化数为:1,00111110,00011000000000000000000四、已知x=0.1011,y=-0.1101,求x÷y(用补码加减交

8、替法进行运算)。(7分,注:网络专业的学生不做)五、设CPU共有16根地址线,8根数据线,并用MREQ作访存控制信号(低电平有效),用WR作读写控制信号(高电平为读,低电平为写)

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。