基于FPGA的高速数据采集卡的设计(毕业设计)

基于FPGA的高速数据采集卡的设计(毕业设计)

ID:47477271

大小:756.01 KB

页数:36页

时间:2020-01-11

基于FPGA的高速数据采集卡的设计(毕业设计)_第1页
基于FPGA的高速数据采集卡的设计(毕业设计)_第2页
基于FPGA的高速数据采集卡的设计(毕业设计)_第3页
基于FPGA的高速数据采集卡的设计(毕业设计)_第4页
基于FPGA的高速数据采集卡的设计(毕业设计)_第5页
资源描述:

《基于FPGA的高速数据采集卡的设计(毕业设计)》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、安徽理工大学毕业设计本科毕业设计说明书基于FPGA的高速数据采集卡的设计DESIGNOFHIGH-SPEEDDATAACQUISITIONCARDBASEDONFPGA学院(部):电气与信息工程学院专业班级:学生姓名:指导教师:年月日2安徽理工大学毕业设计基于FPGA的高速数据采集卡的设计摘要论文还从宏观和微观两个方面来分析数据采集卡的各个组成部分。从宏观上分析了采集系统中各个芯片间的数据流向、速度匹配和具体通信方式的选择等问题。使用乒乓机制降低了数据处理的速度,来降低FPGA中的预处理难度,使FPGA

2、处理时序余量更加充裕。在ARM与FPGA通信方式上使用DMA传输,大大提高了数据传输的速率,并解放了后端的ARM处理器。设计从宏观上优化数据传输的效率,充分发挥器件的性能,并提出了一些改进系统性能的方案。从微观实现上,数据是从前端数据调理电路进入AD转换器,再由FPGA采集AD转换器输出的数据,后经过数据的触发、成帧等预处理,预处理后的数据再传输给后端的ARM处理器,最后由ARM处理器送给LCD显示。微观实现的过程中遇到了很多问题,主要是在AD数据的采集和采集数据的传输上。在后期的系统调试中遇到了采集数

3、据错位、ARM与FPGA通信效率低下,还有FPGA中预处理时序紧张等问题,通过硬件软件部分的修改,问题都得到一定程度的解决。在整个数据采集卡的设计过程中还遇到高速PCB设计、硬件设计可靠性、设计冗余性和可扩展性等问题,这些都是硬件设计中的需要考虑和重视的问题,在论文的最后一章有详细论述。关键词:高速数据采集,触发,高速PCB设计,高速ADC35安徽理工大学毕业设计DESIGNOFHIGH-SPEEDDATAACQUISITIONCARDBASEDONFPGAABSTRACTDateacquisition

4、isthepremiseofmeasure,thefoundationofanalysisandthebeginningofcognition.Mostprecisedeviceisbasedonthedateacquisition.Withthedevelopmentoftheelectronicanddigitaltechnology,thespeedofdatetransmissionandthecalculationofCPUarefasterandfaster;thereforetherequ

5、irementsofdataacquisitionandprocessingaremoreseverethanbefore.ThispaperanalyzesthesystemfromMacro-andmicrorespect.Fromthemacropointofviewitanalyzesdataflowing,speedmatchingandtheselectionofspecificmeansofcommunicationofacquisitionsystemandsoon.Weadaptpin

6、g-pongmechanismtoreducethespeedofanalyzingdataandpre-difficultofFPGAwhichleadtotheeaseofprocessingTimingMarginofFPGA.DMAtransferisusedascommunicationbetweenARMandFPGAwhichimprovedatatransmissionrates,andliberatetheback-endARMprocessor.Fromthemicropointof

7、view,dataenterintotheA/Dconverterfromthefront-endconditioningcircuitry,FPGAcollectingdataontheoutputofA/Dconverterandgothroughthepre-operationoftriggeringandframingofdata.Aftertheseoperations,dataaretransmittedtotheback-endoftheARMprocessorandthendisplay

8、ontheLCD.AlotofdifficultexitedinthesuccessfuloperationinthemicrorespectwhichismainlyaboutA/Ddatacollectionandtheoftransmissiondata.Alloftheseissueshavebeensettledbytherevisingofhardwareandsoftware.KEYWORDS:High-speedDataAc

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。