0计算机组成与结构课后习题及答案

0计算机组成与结构课后习题及答案

ID:47414286

大小:524.00 KB

页数:9页

时间:2020-01-10

0计算机组成与结构课后习题及答案_第页
预览图正在加载中,预计需要20秒,请耐心等待
资源描述:

《0计算机组成与结构课后习题及答案》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、计算机组成与结构课后习题及部分答案第1章计算机系统概述1.概述计算机发展经过了哪几代?2.计算机由那些部分组成?3.计算机有哪些分类方法4.计算机硬件系统的性能指标有哪些?5.冯诺依曼计算机的主要设计思想是什么?6.什么是机器字长?它对计算机性能有何影响?7.计算机的工作过程是怎样的?8.计算机的应用领域有哪些?9.从第三代计算机开始,C技术出现并得到发展A.电子管B.晶体管C.集成电路D.CPU10.冯诺依曼计算机中指令和数据都采用D表示。A.十进制B.八进制C.十六进制D.二进制11.冯·诺依曼计算机工作的基本方式的特点是B。A.多指令流单数据流

2、B.按地址访问并顺序执行指令C.堆栈操作D.存储器按内容选择地址12.对于一个给定的程序,IN表示执行程序中的指令总数,tCPU表示执行该程序所需CPU时间,T为时钟周期,f为时钟频率(T的倒数),Nc为CPU时钟周期数。设CPI表示每条指令的平均时钟周期数,MIPS表示CPU每秒钟执行的百万条指令数,请写出如下四种参数的表达式:(1)tCPU(2)CPI(3)MIPS(4)Nc答:(1)tCPU=Nc×T(2)CPI=Nc/IN(3)MIPS=IN/(tCPU×106)=IN/(Nc×T×106)第2章数据的表示和运算1.在定点二进制运算器中,减法

3、运算一般是通过D来实现。A.原码运算的二进制减法器B.补码运算的二进制减法器C.原码运算的十进制加法器D.补码运算的二进制加法器2.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是DA.11001011B.11010110C.11000001D.110010013.已知X为整数,且[X]补=10011011,则X的十进制数值是B。A.+155B.-101C.-155D.+1014.在机器数BC中,零的表示是唯一的。A.原码B.补码C.移码D.反码5.IEEE754标准32位浮点数格式中,符号位为1位,阶码为8位,它所能表示的最大规格

4、化正数为A。A.+(2-2-23)×2+127B.+(1-2-23)×2+127C.+(2-2-23)×2+225D.2+127-2-2391.某机字长32位,其中1位为符号位,31位表示尾数。若用定点小数表示,则最大正小数为B。A.+(1-2-32)B.+(1-2-31)C.2-32D.2-312.两浮点数相加,求X+Y。已知:X=2010·0.11011011,Y=2100·(-0.10101100)3.补码一位乘法:设X=-0.1101,Y=0.1011,求[X·Y]补4.设机器字长16位。定点表示时,数值位15位,符号位1位;浮点表示时,阶

5、码6位,其中阶符1位;尾数10位,其中数符1位;阶码的基数为2。试求;(1)定点原码整数表示时,最大正数、最小负数各为多少?(2)定点原码小数表示时,最大正数、最小负数各为多少?(3)浮点原码表示时,最大浮点数和最小浮点数各为多少?5.写出下列各二进制数的原码、补码和反码。0.1010;0;-0;-0.1010;0.1111;-0.0100。6.设计用若干个全加器和若干个与门、或门实现的8421码十进制加法器单元。7.设有16个信息位,若果采用海明检验,至少需要设置多少个校验位?应放在哪些位置?答:需5个检验位,应放在从低到高的第1、2、4、8、16

6、位上8.X=-0.0100,Y=0.1111用加减交替法原码一位除计算X/Y的商和余数?若用加减交替法补码一位除结果是多少?第3章存储器层次结构1.存储单元是指___B__。A.存放一个二进制信息位的存贮元B.存放一个机器字的所有存贮元的集合C.存放一个字节的所有存贮元的集合D.存放两个字节的所有存贮元的集合2.微型计算机系统中,操作系统保存在硬盘上,其主存储器应该采用__A___。A.RAMB.ROMC.RAM和ROMD.CCP3.主存储器是计算机系统的记忆设备,它主要用来__C___。A.存放数据B.存放程序C.存放数据和程序D.存放微程序4.某

7、计算机主存容量为64KB,其中ROM区为8KB,其余为RAM区,按字节编址。现在用4K×8位的EPROM芯片和8K×4位的SRAM芯片来设计该存储器,则需要上述规格的EPROM芯片数和SRAM芯片数分别是__B___。A.1,15B.2,14C.1,14D.2,155.双端口存储器所以能高速进行读/写,是因为采用___D___。A.高速芯片B.新型器件C.流水技术D.两套相互独立的读写电路6.某DRAM芯片,其存储容量为64K×16位,该芯片的地址线和数据线数目为___D___。A.64,16B.16,64C.64,8D.16,167.用8K×8位S

8、RAM芯片设计一个64K×32位的存储器,需要SRAM芯片数目是__B_片。A.64B.32C.16D.24

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。