EDA实验二VHDL七段数码管显示译码

EDA实验二VHDL七段数码管显示译码

ID:47277543

大小:59.40 KB

页数:6页

时间:2019-08-26

EDA实验二VHDL七段数码管显示译码_第1页
EDA实验二VHDL七段数码管显示译码_第2页
EDA实验二VHDL七段数码管显示译码_第3页
EDA实验二VHDL七段数码管显示译码_第4页
EDA实验二VHDL七段数码管显示译码_第5页
资源描述:

《EDA实验二VHDL七段数码管显示译码》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、EDA实验二七段数码管显示译码的设计一、实验冃的1、掌握七段数码管译码器的工作原理;2、学会运用波形仿真测试检验程序的正确性;3、学会运用波形仿真测试检验程序的正确性。二、实验设备ZYEI502C型实验箱三、内容要求1、用拨位开关输入8421BCD码,七段数码管显示“0-F”16个16进制的数字。2、观察字符亮度和显示刷新的效果:(1)在8个七段数码管上同时显示某一数字;(2)在8个七段数码管上动态显示某一数字。3、扩展内容:(1)动态显示时,能即时改变显示的顺序;(2)动态显示时,实现显示数字从()~F的循环显示。四、实验步骤1、输入:设计部分采用VHDL语言完成;2、编译;3、仿真

2、;4、下载;5、连线。(1)四个拨位开关(在Pl、P2处选择)连接D3、D2、DI、DO信号所对应的管脚。时钟CLK所对应的管脚同实验箱上的时钟源相连。(2)扫描片选信号DIG(0TO3)的管脚同七段数码管(共阴)和连;(3)七段数码管驱动信号A,B,C,D,E,F,G的管脚分别同扫描数码管的段输入PCLK处的连接线孔A,B,C,D,E,F,G相连。五、实验报告1、论述实验过程和步骤;2、填写止确的实验结果。(1)通过两种显示效果分析:字符显示亮度同扫描频率的关系,且讣人眼感觉不出光闪烁现象的最低扫描频率是多少?答:扫描频率越高,显示亮度越低。人眼看是否闪烁与所用的时钟和分频方式有关,

3、在频率稳定和分频均匀的情况卜,最低打描频率为256Hz,若分频不均匀或频率不稳定,则需更高频率。(2)字形编码的种类,即一个7段数码管可产生多少种字符,产生所有字符需要多少根被译码信号线?答:一个7段数码管可产生2刀二128种字符,产生•所有字符至少需要7根被译码信号线。但假如只编译0-F,16个字符,则至少只需要4根被译码信号线。六、实验小结。答:1、不同控制端需要预先分配控制优先级,否则编写的时候会出现很多问题。优先级分为普通和特殊,一般错误情况可以跨越权限显示出来。2、不同的错误需要不同的显示来区分。3、LOAD和CLR的优先级低于EN,在EN从无效到有效的过程屮(0-1),显示

4、会根据现态和MODE出现多利嘴况:(0,次态,不定态,锁存值)等,所以一般在EN启动后,需要LOAD或者CLR来清空这些不确定因素。优先级设计:优先级控制端说明ltopEN使能,低电平有效2mode(2,3)错误的11值,显不-或3LOAD读取,高电平有效3CLR清零,高电平有效4mode(0)刷屏模式:0静态/I刷屏模式5mode(1)刷屏模式:o左->/i<-右4mode(2,3)显示数字:00不变/01顺数/10逆数控制端所冇情况列表:控制内容DIG、D0UTDOUTDOUTDTG4/1DTG1DOUTttttttDIG瞬时有效位显示内容ENLOADCLRmode(0)mode(

5、1)mode(2,3)4静态显示1XXXXX4静态显示000/01/100X111左-〉刷屏显不-000/01/100111右刷屏显示-000/01/1011110无任何显示011XXX4静态显示锁存数字0000X004静态显示顺数数字0000X014静态显示逆数数字0000X101左-〉刷屏显示锁存数字00010001左-〉刷屏显示顺数数字00010011左-〉刷屏显示逆数数字00010101<-右刷屏显示锁存数字00011001〈-右刷屏显示顺数数字00011011〈-右刷屏显示逆数数字00011104静态显水00000010X00/01/101左->刷屏显示00011000/01

6、/101右刷屏显示00011100/01/104静态显示DIN数字0100X00/01/101左-〉刷屏显示DTN数字0101000/01/101右刷屏显示DIN数字0101100/01/10代码:LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.A11;USEIEEE.STD_LOGTC_UNSIGNED.ALL;ENTITYsegmentISPORT(CLK:INSTD_LOGIC;CP:BufferSTD.LOGIC;EN:INSTD_LOGIC;LOAD:INSTD_LOGIC;CLR:INSTD.LOGIC;MODE:INSTD_LOGIC_VECTOR(

7、0TO3);DOUT:OUTSTD_LOGIC_VECTOR(0TO6);-对应A,B,C,D,E,F,G,DP输出DIN:INSTD_L0GIC_VECT0R(3DOWNTO0);-对应4321位数字DIG:OUTSTD_LOGIC_VECTOR(0TO3));■■段显信息,onehotENDsegment;ARCHITECTUREoneOFsegmentISBEGINPROCESS(EN,LOAD,CLR,MODE,DIN,CLK,CP)V

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。