欢迎来到天天文库
浏览记录
ID:47253220
大小:272.50 KB
页数:5页
时间:2019-08-30
《数字电子技术省级试卷库试卷17》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、浙江省高等教育电子电气类本科专业统一考试数字电子技术试卷17一、填空题(本大题共10小题,每空格1分,共10分)请在每小题的空格中填上正确答案。错填、不填均无分。1.数字电路是专门用来处理信号的电路。2.将逻辑函数式中各变量之间与、或、非等逻辑关系用图形符号表示的图称为。3.将逻辑函数式Y=AB+BC+AC化为与非-与非形式。4.三态门输出的CMOS电路中输出状态除了高电平(1态)、低电平(0态)外,还包括。5.将门电路两个输入信号同时向相反的逻辑电平跳变的现象称为。6.电路任意时刻的输出仅仅取决于该时刻的输入,与电路的原来的状态无关。7.SR触发器的特性方程和约
2、束条件为。8.描述时序逻辑电路各信号关系的方程有输出方程、、状态方程。9.存储器容量的扩展方式有字扩展方式和。10.在D/A转换器中,分辨率越低则转换误差。二、选择题(本大题共10小题,每小题2分,共20分)在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。11.十六进制数3D.8转换为等值的十进制数为。【】A.64.2B.43.5C.61.5D.18.512.如图1所示CMOS门电路的的逻辑函数表达式为。【】图1A.B.C.D.13.逻辑函数表示成最小项之和形式为。【】A.B.C.D.数字电子技术试卷第5页
3、,共4页14.下列逻辑等式中不成立的是。【】A.B.C.D.15.某型号TTL与非门,其低电平输入电流为1mA,高电平输入电流为20μA【】最大的回灌电流为10mA,最大的拉电流为800μA,此TTL与非门可驱动同类型与非门的最大数目为。A.30B.20C.10D.4016.如图2所示电路中输出逻辑变量Y与输入逻辑变量A、B、C的关系为。【】图2A.B.C.D.17.下列电路中不属于时序逻辑电路的是。【】A.计数器B.半加器C.寄存器D.分频器18.一个具有施密特触发特性的同相器其输入、输出电压特性如图3所示,则其正向阈值电压VT+=,负向阈值电压VT-=。【】图
4、3A.1.6V,2.4VB.2.4V,1.6VC.4.7V,0.5VD.0.5V,4.7V19.要构成2048×16位的RAM,需要片256×4位的RAM。【】A.16B.64C.32D.12820.下列各种类型的8位A/D转换器中,转换速度最快的A/D转换器是。【】A.并行比较型B.逐次逼近型C.计数型D.双积分型三、分析题(本大题共6小题,每小题8分,共48分)21.化简题:(1)用公式法将下式化为最简与或式(4分)(2)将下式含有约束项的逻辑函数式利用卡诺图化为最简与或式(4分)数字电子技术试卷第5页,共4页给定约束条件为22.如图4所示是用TTL电路驱动C
5、MOS电路,试计算上拉电阻RL的取值范围。TTL与非门在输出电压VOL≤0.3V时的最大输出电流为8mA,输出端的T5管截止时(此时与非门输出为高电平)有50μA的漏电流。CMOS或非门的高电平输入电流最大值和低电平输入电流最大值均为1μA。要求加到CMOS或非门输入端的电压满足VIH(高电平)≥4V,VIL(低电平)≤0.3V。给定电源电压VDD=5V。图423.T触发器逻辑符号如图5所示,当其脉冲输入CP波形以及T端输入波形如图所示,试画出输出Q端波形(设Q端初始状态为0)。图524.分析如图6所示电路的逻辑功能,写出Y1、Y2的逻辑函数式,列出真值表,指出电
6、路完成什么逻辑功能。图625.由四位二进制计数器74161及门电路组成的时序电路如图7所示。画出状态图,指出该电路的功能。74161的功能表见表1。数字电子技术试卷第5页,共4页图7表174161功能表CPEPETD0D1D2D3Q0Q1Q2Q3×0×××××××0000↑10××d0d1d2d3d0d1d2d3×110×××××保持×11×0××××↑1111××××计数26.如图8所示为具有施密特触发特性的CMOS非门构成的多谐振荡器,已知电源电压VDD=15V,VT+=9V,VT-=4V,试求:(1)为了得到占空比为q=50%的输出脉冲,R1与R2的比值应取
7、多少?(2)若给定R1=3kΩ,R2=8.2kΩ,C=0.05uF,电路的振荡频率为多少?输出脉冲的占空比又是多少?(假设二极管为理想二极管)。图8四、设计题(本大题共2小题,每小题11分,共22分)27.人的血型有A、B、AB、O四种。输血时输血者的血型与受血者血型必须符合如图9所示用箭头指示的授受关系。试设计一个逻辑电路,判断输血者与受血者的血型是否符合上述规定(要求列出真值表)。图9数字电子技术试卷第5页,共4页28.设计一个串行数据检测电路,当连续出现四个和四个以上的1时,检测输出信号为1,其余情况下的输出信号为0。要求:触发器选用如图10所示D触发器,写
8、出设计步骤
此文档下载收益归作者所有