欢迎来到天天文库
浏览记录
ID:47203549
大小:371.20 KB
页数:9页
时间:2019-08-26
《电子技术基础刘继承第10章》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库。
1、一、选择题1.若想得到一个四分频电路,应采用()二进制计数器。A1位B2位C3位D4位2.一位8421BCD码加计数器,初始状态QQQQ二0000©是最高位),当第5个计数脉冲作后,Q:)QcQbQa=()oA.0111B.0110C.0101D.01003・J、K触发器处于计数状态(每个脉冲作用下,状态翻转一次),则J、K的状态应为()。AJ=O、K=0BJ=O、K=1CJ=l、K=()DJ=l、K=1二、计算、分析题1.画出题图10-1所示电路的输出端波形,设初始状态为0。题图(b)2.画出题图10-2所示电路的输出波形Q和◎,设初始
2、状态为0。SCPRCPJirLTLTLTLs~~urn_题图(b)1.写出题图10-3所示电路的状态方程CPA-Sc>Cl-RACPZ&]1Dy>C1(b)ACPZ&J1J<>C1-IK(c)CP(d)题图10-34.画出题图10-4所示电路的Q端和Q端的波形,并分析电路的功能,设初态为0。QCPQ(a)A-jlri_nLn_rt‘0'1(b)题图10-45.画出题图10-5的Qo,Qi的波形。色11DFF1*III〃——_II:I.IIIIIc_rL_rmn_TLZ0GG(34hf6(b)题图"一56.主从RS触发器的电路和输入波形如题
3、图10・6所示,呦出触发器Q端对应的电压波形,设触发器初态为0o(a)7.JK触发器电路如题图1()・7所示,画岀在CP脉冲作用下,Q,Q,Fl,F2各端的电压波形,设触发器的初态为0。CP题图8.逻辑电路如题图10・8所示,F为边沿D触发器,要求写出触发器控制端的逻辑函数式,并画出输出信号的波形。(设触发器初态为0)。A—B—&>—&]1DQCP—>C1>-QAIII题图I0—87.写出题图10-9所示各电路的次态输出函数表达式,并画出给定输入作用下QI、Q2的电压波形。设触发器的初态为0。(b)BCP(a)CPABnnn;nnn;nn
4、n;nnn;II(C)題图10—98.时序逻辑电路如题图10-10所示,分析其逻辑功能,写出电路的驱动方程、状态方程、输出方程,画出电路的状态转换图,检查电路能否H启动。9.分析题图10-11所示的时序逻辑电路,画出在时钟CP的作用下Q2的输出波形(设初态全为0),并说明Q2输出与时钟CP之间的关系。A0題图lo-ll7.同步计算器如题图10-12所示,设触发器初态为0,要求写出触发器控制端的逻辑函数式,状态转换表,并画出CP与QI、Q2、F的波形图。题图13•同步时序逻辑电路如题图10・13所示,要求写出触发器控制端的逻辑函数式,列岀其
5、状态转移表,并画出其工作波形。题图10—1314.时序逻辑电路及输入信号Rd,CP如图10-14所示,设各触发器的初态为0。要求画出Qo,Qi,Fa,Fb,氏,Fd的电压波形,并说明电路的逻辑功能。(a)cpn_n_n_n_n_n_n_(b)题图10-1414.已知题图1(M5所示电路,时钟脉冲CP的频率为1MH乙设各触发器的初态均为0,分析电路的逻辑功能,画出Q2,Qi,Q()的时序图,并说明输出端Z波形的频率是多少?CPcpn•TLJ""I_I~I_I~U~I题图10-1515.界步时序逻辑电路如题图10-16所示,试分析其逻辑功能,
6、并画出状态转换图和波形图。CP麵图10-1614.分析题图10・17所示时序逻辑电路的逻辑功能,写出电路的驷动方程、状态方程和输出方程,画岀电路的状态转换图。X题图10-1715.设计一个4人抢答逻辑电路。要求如下:每个参赛者控制一个按钮,用按动按钮发出抢答信号;竞赛主持人另有一个按钮,用于将电路复位;竞赛开始后,先按动按钮者将对应的一个发光二极管点亮,此后其他3人再按动按钮对电路不起作用。16.用J—K触发器和门电路设计一个同步时序逻辑电路,要求:当输入信号X=O时,按二进制规律递增计数,当X=1时,按循环码计数,输出状态变量Q2Q1及
7、贡转移图如题图10-19所示:要求:(1)画出状态转移图;(2)求状态方程、驱动方程;(3)呦岀逻辑电路。(q^q^1/麵图10—19
此文档下载收益归作者所有