计算机组成原理(名词解释与简答题)期末复习

计算机组成原理(名词解释与简答题)期末复习

ID:47041952

大小:28.00 KB

页数:4页

时间:2019-07-06

计算机组成原理(名词解释与简答题)期末复习_第1页
计算机组成原理(名词解释与简答题)期末复习_第2页
计算机组成原理(名词解释与简答题)期末复习_第3页
计算机组成原理(名词解释与简答题)期末复习_第4页
资源描述:

《计算机组成原理(名词解释与简答题)期末复习》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、计算机组成原理(名词解释与简答题)1.硬连线控制器如何产生微命令?产生微命令的主要条件是哪些?答:1.硬连线控制器依靠组合逻辑电路产生微命令;组合逻辑电路的输入是产生微命令的条件,主要有:A、指令代码B、时序信号C、程序状态信息与标志位D、外部请求信号。2.何谓中断方式?它主要应用在什么场合?请举二例。答:A、中断方式指:CPU在接到随机产生的中断请求信号后,暂停原程序,转去执行相应的中断处理程序,以处理该随机事件,处理完毕后返回并继续执行原程序;B、主要应用于处理复杂随机事件、控制中低速I/O;C、例:打印机控制,故障处理。3.在DMA方式预处理(初始化)阶段,CPU通过程序送出哪些信息?

2、答:向DMA控制器及I/O接口(分离模式或集成模式均可)分别送出如下信息:A、测试设备状态,预置DMA控制器工作方式;B、主存缓冲区首址,交换量,传送方向;C、设备寻址信息,启动读/写。4.总线的分类方法主要有哪几种?请分别按这几种法说明总线的分类。答:A、按传送格式分为:串行总线、并行总线;B、按时序控制方式分为:同步总线(含同步扩展总线),异步总线;C、按功能分为:系统总线,CPU内部总线、各种局部总线。5.(不算CPU中的寄存器级)存储系统一般由哪三级组成?请分别简述各层存储器的作用(存放什么内容)及对速度、容量的要求。答:A、主存:存放需要CPU运行的程序和数据,速度较快,容量较大;

3、B、Cache:存放当前访问频繁的内容,即主存某些页的内容复制。速度最快,容量较小;C、外存:存放需联机保存但暂不执行的程序和数据。容量很大而速度较慢。6.中断接口一般包含哪些基本组成?简要说明它们的作用。答:A、地址译码。选取接口中有关寄存器,也就是选择了I/O设备;B、命令字/状态字寄存器。供CPU输出控制命令,调回接口与设备的状态信息;C、数据缓存。提供数据缓冲,实现速度匹配;D、控制逻辑。如中断控制逻辑、与设备特性相关的控制逻辑等。1.基数:各数位允许选用的数码个数。或:各数位允许选用的最大数码值加1(不乘位权)。或:产生进位的该位数码值(不乘位权)。2.DRAM:动态随机存取存储器

4、,即需要采取动态刷新的RAM。3.堆栈:按先进后出(也就是后进先出)顺序存取的存储的存储组织(区)。4.立即寻址方式:操作数直接在指令中给出(或:紧跟指令给出),在读出指令时可立即获得操作数。5.总线:一组可由多个部件分时共享的信息传输线。6.逻辑地址:程序员编程时使用的,与内存物理地址无固定对应关系的地址。7.微程序控制器:将执行指令所需要的微命令以代码形式编成微指令序列(微程序),存入一个控制存储器,需要时从该存储器中读取。按这种方式工作的控制器称为微程序控制器。8.同步通信方式:在采用这1、何谓存储总线?何谓I/O总线?各有何特点?答:(1)存储总线是连接CPU和主存储器之间的专用总线

5、,速度高.(2)I/O总线是连接主机(CPU、M)与I/O设备之间的总线,可扩展性好。2、在浮点数中,阶码的正负和尾数的正负各代表什么含意?对实际数值的正负与大小有何影响?答:(1)阶码为正,表示将尾数扩大(2)阶码为负,表示将尾数缩小(3)尾数的正负代表浮点数的正负4、在CPU中,哪些寄存器属于控制用的指令部件?它们各起什么作用?答:(1)程序计数器PC,提供取指地址,从而控制程序执行顺序。(2)指令寄存器IR,存放现行指令,作为产生各种微操作命令的基本逻辑依据。(3)程序状态寄存器PS,记录程序运行结果的某些特征标志,或用来设置程序运行方式与优先级。参与形成某些微操作命令。5、重叠方式是

6、指:当一条指令的操作尚未完成之前,就开始预取与执行下一条指令。6、静态存储器依靠什么存储信息?动态存储器又依靠什么原理存储信息?试比较它们的优缺点。答:(1)静态存储器以双稳态触发器为存储信息的物理单元,依靠内部交叉反馈保存信息。速度较快,不需动态刷新,但集成度稍低,功耗大。(2)动态存储器依靠电容上暂存电荷来存储信息,电容上有电荷为1,无电荷为0.集成度高,功耗小,速度悄慢,需定时刷新。7、以DMA方式实现传送,大致可分为哪几个阶段?答:(1)DMA传送前的预置阶段(DMA初始化)(2)数据传送阶段(DMA传送)(1分)(3)传送后的结束处理8、在字符显示器中,何时访问一次字符发生器?其地

7、址码如何形成?答:(1)每当点(列)计数器一个计数循环后,就访问一次缓冲存储器,然后紧跟着访问一次字符发生器。(2)由缓冲存储器读出的字符代码作为高位地址。(3)线(行)计数器的计数值作为低位地址。1、机器周期和时钟周期;答:机器周期:基准,存取周期。时钟周期:节拍,时钟频率的倒数,机器基本操作的最小单位。2、周期挪用和向量地址;答:周期挪用:DMA方式中由DMA接口向CPU申请占用总线,占用一个存取周期。向

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。