基于FPGA多功能频率计的设计论文

基于FPGA多功能频率计的设计论文

ID:46923125

大小:2.46 MB

页数:48页

时间:2019-11-30

基于FPGA多功能频率计的设计论文_第1页
基于FPGA多功能频率计的设计论文_第2页
基于FPGA多功能频率计的设计论文_第3页
基于FPGA多功能频率计的设计论文_第4页
基于FPGA多功能频率计的设计论文_第5页
资源描述:

《基于FPGA多功能频率计的设计论文》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、大学毕业论文(设计)基于FPGA的多功能频率计的设计47大学毕业论文(设计)目录摘要3矚慫润厲钐瘗睞枥庑赖。Abstract4聞創沟燴鐺險爱氇谴净。第一章绪论5残骛楼諍锩瀨濟溆塹籟。1.1研究背景及意义5酽锕极額閉镇桧猪訣锥。1.2论文的研究内容及结构安排5彈贸摄尔霁毙攬砖卤庑。第二章频率测量原理概述7謀荞抟箧飆鐸怼类蒋薔。2.1开发平台及FPGA/CPLD简介7厦礴恳蹒骈時盡继價骚。2.1.1QuartusII简介7茕桢广鳓鯡选块网羈泪。2.1.2FPGA/CPLD简介7鹅娅尽損鹌惨歷茏鴛賴。2.2数字频率计工作原理概述8籟丛妈羥为贍偾蛏练淨。2

2、.3测频方法及误差分析10預頌圣鉉儐歲龈讶骅籴。2.3.1常用测频方案10渗釤呛俨匀谔鱉调硯錦。2.3.2等精度测频原理11铙誅卧泻噦圣骋贶頂廡。2.3.3误差分析12擁締凤袜备訊顎轮烂蔷。2.4本章小结13贓熱俣阃歲匱阊邺镓騷。第三章等精度频率计的系统设计与功能仿真14坛摶乡囂忏蒌鍥铃氈淚。3.1系统的总体设计14蜡變黲癟報伥铉锚鈰赘。3.2信号源模块16買鲷鴯譖昙膚遙闫撷凄。3.2.1预分频16綾镝鯛駕櫬鹕踪韦辚糴。3.2.2分频模块17驅踬髏彦浃绥譎饴憂锦。3.3按键控制模块19猫虿驢绘燈鮒诛髅貺庑。3.4测频控制信号模块20锹籁饗迳琐筆襖鸥

3、娅薔。3.5锁存器21構氽頑黉碩饨荠龈话骛。3.6计数器模块22輒峄陽檉簖疖網儂號泶。3.7周期模块23尧侧閆繭絳闕绚勵蜆贅。3.8显示模块26识饒鎂錕缢灩筧嚌俨淒。3.8.1数据选择器26凍鈹鋨劳臘锴痫婦胫籴。47大学毕业论文(设计)3.8.2数码管显示驱动26恥諤銪灭萦欢煬鞏鹜錦。3.9本章小结27鯊腎鑰诎褳鉀沩懼統庫。第四章总体设计验证28硕癘鄴颃诌攆檸攜驤蔹。第五章总结与展望30阌擻輳嬪諫迁择楨秘騖。致谢31氬嚕躑竄贸恳彈瀘颔澩。参考文献32釷鹆資贏車贖孙滅獅赘。附录文献翻译33怂阐譜鯪迳導嘯畫長凉。英文文献133谚辞調担鈧谄动禪泻類。英文

4、文献237嘰觐詿缧铴嗫偽純铪锩。译文1频率调制39熒绐譏钲鏌觶鷹緇機库。译文2振幅键控43鶼渍螻偉阅劍鲰腎邏蘞。47大学毕业论文(设计)摘要数字频率计是一种基本的测量仪器。本设计根据等精度的测量原理进行设计,克服了传统的频率计的测量精度随被测信号频率的变动而改变的缺点。等精度的测量方法在具有较高测量精度的同时,在整个频率区域保持有恒定的测试精度。纣忧蔣氳頑莶驅藥悯骛。本文论述了利用FPGA/CPLD进行频率测量技术,设计了一个8位数字显示的等精度频率计。它采用Verilog/VHDL硬件描述语言编写程序,在QuartusII软件开发集成环境下进行仿

5、真,包括设计输入、编译、软件仿真、下载和硬件仿真等全过程。软件设计模块分为被测信号、频率测量、周期测量、数码管显示共四个模块。硬件采用Altera公司的CycloneII开发板EP2C8Q208C8N,系统时钟为50MHZ,该频率计的频率测量范围为15HZ-10MHZ。经过仿真下载验证,能够实现等精度测频率和周期的功能,证明该设计方案切实可行。颖刍莖蛺饽亿顿裊赔泷。关键词:数字频率计,FPGA/CPLD,Verilog/VHDL语言47大学毕业论文(设计)AbstractDigitalFrequencyMeterisabasicmeasuringi

6、nstrument.Accordingtotheprincipleofequalprecisionmeasurement,thisdesignovercomestheshortcomingsofthetraditionalfrequencymetermeasurement,whoseaccuracychangeswiththemeasuredsignalfrequency.Methodssuchasprecisionmeasurementswithitshighaccuracy,whiletheentirefrequencyregiontomain

7、tainaconstantprecision.濫驂膽閉驟羥闈詔寢賻。ThisarticlediscussesfrequencymeasurementtechnologyusingFPGA/CPLD,andcompletesthedesignofan8-bitdigitalprecisionfrequencymeter.ItbasedonVerilog/VHDLdescriptionofaprogramminglanguageunderQuartusⅡsimulationenvironment.Itisdividedintofourmodules:t

8、hemeasuredsignal,frequencymeasurement,periodmeasurement,digit

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。