流水灯的设计论文

流水灯的设计论文

ID:46255315

大小:148.29 KB

页数:25页

时间:2019-11-22

流水灯的设计论文_第1页
流水灯的设计论文_第2页
流水灯的设计论文_第3页
流水灯的设计论文_第4页
流水灯的设计论文_第5页
资源描述:

《流水灯的设计论文》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、EDA设计基础实验课程论文题0流水灯的设计学院电了程学院专业班级通信083班学生姓名人笔个指导教师大力会2013年5月12H随着人规模集成电路技术和EDA技术的迅速发展,使得数字系统的换件设计如同软件设计那样方便快捷,而Verilog是当前应用最广泛的并成为IEEE标准的一种硬件描述语言。Verilog是在C语言的基础上演化而来,具有结构清晰、文法简明、功能强大、高速模拟和多库支持等优点。此次课程设计通过使用Verilog硬件描述语言设计了一个程序,使得流水灯可以根据自己所期望的方式点亮,并能在、Quartus

2、II进行仿真测试,得出出仿真结杲。通过课程设计深入理解Verilog语言的精髓,加深对数字电路和Verilog基本单元的理解,理论联系实际,提高设计能力,提高分析、解决计算机实际问题的独立工作能力。关键词:电子设计自动Verilog,流水灯AbstractWiththelargescaleintegratedcircuittechnologyandtherapiddevelopmentofEDAtechnology,madethedigitalsystemhardwaredesignconvenientasso

3、ftwaredesign,andVerilogiscurrentlythemostwidelyusedandbecomeahardwaredescriptionlanguage(IEEEstandard.VerilogisevolvedonthebasisofClanguage,aclearandconcisegrammarstructure,powerfulfunction,highspeedsimulationandmultiplelibrarysupport,etc.Thecurriculumdesign

4、byusingtheVeriloghardwaredescriptionlanguagedesignaprogramthatmakeswaterlampcanlightupthewayaccordingtotheirowndesired,andabletobein,QuartusIIsimulationtest,thesimulationresultsareobtained・BydeepunderstandingtheessenceoftheVeriloglanguagecurriculumdesign,tod

5、eepentheunderstandingofthebasicunitofdigitalcircuitandVerilog,theorywithpractice,improvethedesignability,improvecomputerpracticalproblemanalysisandsolvingabilitytoworkindependently.Keywords:Eda;Verilog;FlowwaterlampIT目录摘要I第1章流水灯的基本理论21.1verilog概述21.1.2Verilo

6、g-HDL的发展史2L1.3Verilog-HDL的主要能力22.2Quartus白勺功能8第3章绪论103.1概述103.2流水灯的应用103.3本文研究的意义10第4章设计过程11第5章系统设计及调试125」时钟复位模块125.2显示模块125.3软件调试12参考文献16附录17致谢19第1章流水灯的基本理论1.1verilog概述1.1.1Verilog-HDL简介VerilogHDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的数字系统建模。被建模的数字系统对象的复杂性可以介于简单的

7、门和完整的电子数字系统之间。数字系统能够按层次描述,并可在相同描述屮显式地进行时序建模。VcdlogHDL语言具有下述描述能力:设计的行为特性、设计的数据流特性、设计的结构组成以及包含响应监控和设计验证方面的时延和波形产生机制。所有这些都使用同一种建模语言。此外,VerilogIIDL语言提供了编程语言接口,通过该接口可以在模拟、验证期间从设计外部访问设计,包括模拟的具体控制和运行。Ver订ogHDL语言不仅定义了语法,而且对每个语法结构都定义了清晰的模拟、仿真语义。因此,用这种语言编写的模型能够使用Veril

8、og仿真器进行验证。语言从C编程语言屮继承了多种操作符和结构。VcdlogHDL提供了扩展的建模能力,其中许多扩展最初很难理解。但是,VerilogHDL语言的核心子集非常易于学习和使用,这对大多数建模应用来说已经足够。当然,完整的硬件描述语言足以对从最复朵的芯片到完整的屯子系统进行描述1.1.2Verilog-HDL的发展史VerilogHDL语言最初是于1983年由GatewayD

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。