数电复习题讲解-请大家做完试题后再对照解答

数电复习题讲解-请大家做完试题后再对照解答

ID:46237652

大小:722.00 KB

页数:20页

时间:2019-11-22

数电复习题讲解-请大家做完试题后再对照解答_第1页
数电复习题讲解-请大家做完试题后再对照解答_第2页
数电复习题讲解-请大家做完试题后再对照解答_第3页
数电复习题讲解-请大家做完试题后再对照解答_第4页
数电复习题讲解-请大家做完试题后再对照解答_第5页
资源描述:

《数电复习题讲解-请大家做完试题后再对照解答》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、填空题(每题2分,共20分)1.(5E.C)16=(        )2=(      )82.( 24)10=(      )8421BCD=(        )余3码3.已知X=-11000,[X]原=,[X]反=,[X]补=。4.由于具有任意两个相邻数只有一位码不同的特点,所以在数据在按照升序或降序变化时,不会产生错误代码。5.已知,根据用反演规则,为。6.一个基本RS触发器在正常工作时,不允许输入R、S同时=1,因此它的约束条件是。7.256K×8的ROM,有数据线根,地址线根。8.施密特触发器有个稳定状态;单稳态触发器有个稳定状态和个暂稳态;多谐振荡器有

2、个暂稳态。01011110.1100136.60010010001010111111000100111101000格雷码RS=08182112填空题(每题2分,共20分)9.将模拟信号转换为数字信号应采用转换器。将数字转换成为模拟信号应采用转换器。10.并行比较型ADC、逐次比较型ADC、双积分型ADC转换器中,转换速度最快的是;抗干扰能力最强的是。双积分型并行比较型A/DD/A二单项选择题(每题2分,共20分)1.在输入情况下,“与非”运算的结果是逻辑0。A.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是12.可编程逻辑阵列PLA电路如图所示,则输出

3、表达式是。A.B.C.D.3.电路如图,AB为时,当输入变量C发生变化时,可能产生错误的“0”。A.00B.01C.10D.114.具有置0、置1、保持、变反功能的触发器是。A.T触发器B.D触发器C.JK触发器D.RS触发器5.74HC74是双D触发器,如图是74HC74中的1个D触发器,其中引脚是。A.直接置1端B.直接置0端C.脉冲输入端D.脉冲输出端6.欲使D触发器按工作,应使输入端D与相连。A.0B.1C.QD.7.某电视机水平-垂直扫描发生器需要一个分频器将31500HZ的脉冲转换为60HZ的脉冲,欲构成此分频器需要一个计数为的计数器。A.10B.60

4、C.525D.315008.正常工作时,只能读出不能写入的存储器是。A.RAMB.ROMC.RAM和ROMD.没有9.存储器在读/写的同时需要进行数据刷新。A.静态RAMB.动态RAMC.ROMD.没有10.设多谐振荡器的高电平宽度和低电平宽度分别为TH和TL,则脉冲波形的占空比为。A.TH/(TH+TL) B.TL/(TH+TL)C.TH/TL D.TL/TH三综合题(每题7分,共28分)1.证明:证:也可以用真值表方法证明解:(1)CS为1有效,CSi=1第i个三态门选通,总线上数据为Di。分时地使CS1、CS2、…CSn分别为1,使对于三态门的数据分时送到总

5、线上;(2)CS信号不能有两个或两个以上有效,否则,总线上数据会冲突;(3)所有CS信号都无效,总线处于高阻状态。2.如图所示n个三态门作总线传输,D1、D2、…Dn为数据输入端,CS1、CS2、…CSn为片选信号输入端,试问:(1)CS信号如何进行控制,以便输入数据正常传输;(2)CS信号能否有两个或两个以上有效,若如此会怎样?(3)CS均无效,总线处于什么状态?3.两个D触发器如图1所示,已知电路出态为0,试画出输入波形如图2所示的两个触发器状态波形。上升沿触发下降沿触发Q1Q2解:触发器1下降沿触发触发器2上升沿触发分析时,只看有效沿在有效沿,Qn+1=D4

6、.什么叫D/A转换器?12位D/A转换器与10位D/A转换器比较,哪一个分辨率高?如果已知某D/A转换器满刻度输出电压为1V,试问要求1mV的分辨率,其输入数字量的位数n至少是多少位?答:将数字信号转换为模拟信号的器件D/A转换器;12位D/A转换器分辨率高;其输入数字量的位数n至少是10位。四分析与设计题(每题8分,共32分。)1.如图所示电路,试写出L的表达式,并根据输入A、B的波形,画出对应的L波形。解:同或关系2.设计一个三变量一致电路(三变量一致时,输出为1,三变量不一致时,输出为0)。要求:①.列出真值表;②.写出逻辑函数的与-或表达式;③.画出逻辑电

7、路图(用与非门构成逻辑电路)。1.确定输入输出变量。输入:A、B、C,输出:F2.列真值表0001FAB000001010011100101110111C00013.化简并写表达式4.画逻辑电路图ABC3.74LVC161是具有异步清0功能的4位二进制计数器。功能表和逻辑符号如图。增加必要的逻辑门实现11进制计数器,画出设计的电路。逻辑图解:采用反馈清0法。十一进制加计数器具有十一个状态,74LVC161具有16个状态。希望计数到最后一个状态1010之后的状态1011通过译码产生一个异步清0信号进行清0,又从0000开始。设计的电路如图。110000014.分析如

8、图所示时序

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。