欢迎来到天天文库
浏览记录
ID:45886365
大小:82.77 KB
页数:5页
时间:2019-11-19
《计算机硬件工程师试题》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库。
1、计算机硬件工程师试题 1、基尔霍夫定理的内容? 基尔霍夫定律包括电流定律和电压定律 电流定律:在集总电路中任何时刻对任一节点所有流出节点的支路电流的代数和恒等于零 电压定律:在集总电路中任何时刻沿任一回路所有支路电压的代数和恒等于零 2、描述反馈电路的概念列举他们的应用 反馈就是在电子系统中把输出回路中的电量输入到输入回路中去 反馈的类型有:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈 负反馈的优点:降低放大器的增益灵敏度改变输入电阻和输出电阻改善放大器的线性和非线性失真有效地扩展放大器的通频带
2、自动调节作用 电压负反馈的特点:电路的输出电压趋向于维持恒定 电流负反馈的特点:电路的输出电流趋向于维持恒定 3、有源滤波器和无源滤波器的区别 无源滤波器:这种电路主要有无源元件R、L和C组成 有源滤波器:集成运放和R、C组成具有不用电感、体积小、重量轻等优点 集成运放的开环电压增益和输入阻抗均很高输出电阻小构成有源滤波电路后还具有一定的电压放大和缓冲作用但集成运放带宽有限所以目前的有源滤波电路的工作频率难以做得很高 数字电路 1、同步电路和异步电路的区别? 同步电路:存储电路中所有触发器的时钟输入端都接同
3、一个时钟脉冲源因而所有触发器的状态的变化都与所加的时钟脉冲信号同步 异步电路:电路没有统一的时钟有些触发器的时钟输入端与时钟脉冲源相连这有这些触发器的状态变化与时钟脉冲同步而其他的触发器的状态变化不与时钟脉冲同步 2、什么是线与逻辑要实现它在硬件特性上有什么具体要求? 将两个门电路的输出端并联以实现与逻辑的功能成为线与 在硬件上要用OC门来实现同时在输出端口加一个上拉电阻 由于不用OC门可能使灌电流过大而烧坏逻辑门 3、解释setup和holdtimeviolation画图说明并说明解决办法(威盛VIAxx.11.06上海笔
4、试试题) Setup/holdtime是测试芯片对输入信号和时钟信号之间的时间要求建立时间是指触发器的时钟信号上升沿到来以前数据稳定不变的时间输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片这个T就是建立时间Setuptime.如不满足setuptime,这个数据就不能被这一时钟打入触发器只有在下一个时钟上升沿数据才能被打入触发器 保持时间是指触发器的时钟信号上升沿到来以后数据稳定不变的时间如果holdtime不够数据同样不能被打入触发器 建立时间(SetupTime)和保持时间(Holdtime)建立时间是指在时钟边沿前数据信号需要保
5、持不变的时间保持时间是指时钟跳变边沿后数据信号需要保持不变的时间如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间那么超过量就分别被称为建立时间裕量和保持时间裕量 4、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试) 在组合逻辑中由于门的输入信号通路中经过了不同的延时导致到达该门的时间不一致叫竞争 产生毛刺叫冒险如果布尔式中有相反的信号则可能产生竞争和冒险现象 解决方法:一是添加布尔式的消去项二是在芯片外部加电容 5、名词:SRAM、SSRAM、SDRAM SRAM:静态RAM DRAM:动态RAM
6、 SSRAM:SynchronousStaticRandomAccessMemory同步静态随机访问存储器它的一种类型的SRAMSSRAM的所有访问都在时钟的上升/下降沿启动地址、数据输入和其它控制信号均于时钟信号相关这一点与异步SRAM不同异步SRAM的访问独立于时钟数据输入和输出都由地址的变化控制 SDRAM:SynchronousDRAM同步动态随机存储器 6、FPGA和ASIC的概念他们的区别(未知) 答案:FPGA是可编程ASIC ASIC:专用集成电路它是面向专门用途的电路专门为一个用户设计和制造的根据一个用户的特定要求能以
7、低研制成本短、交货周期供货的全定制半定制集成电路与门阵列等其它ASIC(ApplicationSpecificIC)相比它们又具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点 7、什么叫做OTP片、掩膜片两者的区别何在? OTPmeansonetimeprogram一次性编程 MTPmeansmultitimeprogram多次性编程 OTP(OneTimeProgram)是MCU的一种存储器类型 MCU按其存储器类型可分为MASK(掩模)ROM、OTP(一次性可编程)ROM、F
8、LASHROM等类型 MASKR
此文档下载收益归作者所有