《可编程逻辑设计与应用》实验指导【精选】

《可编程逻辑设计与应用》实验指导【精选】

ID:45747363

大小:872.56 KB

页数:44页

时间:2019-11-17

《可编程逻辑设计与应用》实验指导【精选】_第1页
《可编程逻辑设计与应用》实验指导【精选】_第2页
《可编程逻辑设计与应用》实验指导【精选】_第3页
《可编程逻辑设计与应用》实验指导【精选】_第4页
《可编程逻辑设计与应用》实验指导【精选】_第5页
资源描述:

《《可编程逻辑设计与应用》实验指导【精选】》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、可编程逻辑设计与应用卖指导书电子与信息工程学院二OO九年实验1MAX+plusII软件的使用实验28位加法器的设计2实验3序列检测器的设计4实验4数字频率计的设计6实验五数字秒表的设计8实验6交通灯信号控制器的设计10附录一GW48-CK教学实验系统原理与使用介绍11附录二实验电路结构图18附录三GW48-CK系统结构图信号名与芯片引脚对照表29附录四MAX+plusIIVHDL使用向导33实验一MAX+plusII软件的使用通过该实验掌握MAX+plusII工具软件的使用方法,掌握原理图输入设计法和文本

2、输入设计法,以及编译和仿真的操作方法。1-2实验内容分别用原理图输入设计法和文本输入设计法来设计3-8线译码器,在MAX+plusII工具软件平台上完成设计电路的输入编辑、编译、仿真等操作。1-3实验要求1.编写3-8线译码器VHDL源程序。2.编写用于仿真的测试文件。3.记录系统仿真结果。实验二8位加法器的设计(1)学习EDA实验开发系统的基本使用方法(2)了解VHDL程序的基本结构2-2实验原理加法器是数字系统屮的基本逻辑器件,减法器和硕件乘法器都可由加法器来构成。多位加法器的构成有两种方式:并行进位

3、和串行进位方式。并行进位加法器设有进位产生逻辑,运算速度较快;串行进位方式是将全加器级联构成多位加法器。并行进位加法器通常比串行级联加法器占用更多的资源。随着位数的增加,相同位数的并行加法器与串行加法器的资源占用差距也越来越人。因此,在工程中使用加法器时,要在速度和容量之间寻找平衡点。实践证明,4位二进制并行加法器和串行级联加法器占用几乎相同的资源。这样,多位加法器由4位二进制并行加法器级联构成是较好的折中选择。木设计中的8位二进制并行加法器即是由两个4位二进制并行加法器级联而成的,其电路原理图如图2.1

4、所水。coCINS[3・・0]S[3..O]A[3..O]COUT—B[3..O]S[7..O]ADDER4BA[3・・0]A[7・・0]E>^Lr7[7・・0]A[7・・4]B[7・・4]C>S[7・・0]CIN♦S[3..O]A[3..O]COUTB[3..O]ADDER4BS[7..4]DCOUT图2.18位加法器电路原理图2-3实验内容1.根据实验原理编写各个模块VHDL源程序,并加以简要说明。1.编好用于系统仿真的测试文件。1.硬件逻辑验证选择实验电路结构图NO.1,由实验箱电路结构图N0.1和

5、图2」确定引脚的锁定。如可取实验电路结构图的PI03〜PIOO接A[3..O],PI07〜PI04接A[7・4],PIO11〜PIO8接B[3..O],PIO15〜PIO12接B[7..4],PIO49接CIN。此加法器的被加数A和加数B分别由键2与键1、键4与键3输入,加法器的最低位进位CIN由键8输入,计算结果将分别通过PIO23〜PIO20,PI019〜PI016输岀并显示于数码管6(高4位)和数码管5(低4位),溢出进位由PIO39输出,当有进位时,结果显示于发光管D8。2.记录系统仿真、硕件验证

6、结果。实验三序列检测器的设计(1)学习EDA实验开发系统的基本使用方法(2)了解VHDL程序的基本结构3-2实验原理序列检测器可用于检测一组或多组由二进制码组成的脉冲序列信号,这在数字通信领域有广泛的应用。当序列检测器连续收到一组串行二进制码后,如果这组码与检测器屮预先设置的码相同,则输出1,否则输出0。由于这种检测的关键在于止确码的收到必须是连续的,这就要求检测器必须记住前一次的止确码及正确序列,直到在连续的检测中所收到的每一位码都与预置数的对应码相同。在检测过程中,任何一位不相等都将冋到初始状态重新开

7、始检测。如图3.1所示,当一串待检测的串行数据进入检测器后,若此数在每一位的连续检测中都与预置的密码数相同,则输出“A",否则仍然输出®。DINCLKCLRD[7・・0]CHKDINAB[3・・0]CLKABI3..0]CLRD[7..O]图3.18位序列检测器逻辑图3-3实验内容1.根据实验原理编写各个模块VHDL源程序,并加以简要说明。2.编好用于系统仿真的测试文件。3.便件逻辑验证选择实验电路结构图NO.8,由实验电路结构图NO.8和图3.1确定引脚的锁定。待检测吊行序列数输入DIN接PIO10(左

8、移,最高位在前),清零信号CLR接PIO8,工作时钟CLK接PIO9,预置位密码D

9、7..O]接PIO7〜PIOO,指示输岀AB[3..O]接PIO39〜PIO36(显示于数码管6)。进行硬件验证时方法如下:①选择实验电路结构图NO.8,按实验板“系统复位''键;②用键2和键1输入两位十六进制待测序列数;③利用键4和键3输入两位十六进制预置码;④按键8,高电平初始化清零,低电平清零结束(平时数码6应显“BJ⑤按键6(CLK)8

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。