欢迎来到天天文库
浏览记录
ID:45745871
大小:1.74 MB
页数:50页
时间:2019-11-17
《《EDA技术基础》实验指导书》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库。
1、北方氐浪丈&《EDA技术基础》实验指导书(QUARTUSII版)主编张广忠审核蔡静之电扎信息工程営院2009年呂月第一章EDA实验系统使用说明1§1-1GW48-CK教学实验系统原理与使用介绍1§1-2实验电路结构图7§1-3GW48-CK系统结构图信号名与芯片引脚对照表18第二章《EDA技术基础》实验教学大纲20第三章实验项目22实验一熟悉QUARTUSII设计环境22实验二原理图输入设计8位加法器38实验三简单组合和时序电路VHDL设计40实验四含有控制信号的计数器VHDL设计41实验五数码显示电路的VHDL设计42实验六状态机设计ADC0809采样控制电路44附录:实验系
2、统目标板上EPF10K10LC84管脚图47第一章EDA实验系统使用说明第一节.GW48-CK教学实验系统原理与使用介绍一、GW48-CK系统使用注意事项1、闲置不用GW48-CKEDA系统时,关闭电源,拔下电源插头!2、在实验中,当选中某种模式后,要按一下复位键,以使系统正式进入该模式工作。3、换目标芯片时要特别注意,不要插反或插错,也不要带电插拔,确信插対后才能开电源。其它接插口都可带电插拔。4、若进行DAC0832接口实验,需自行提供・/+12V电源,接入时,请特别注意极性!5、系统板上的空插朋是为单片机AT89C2051准备的,除非进行单片机与FPGA/CPLD的接口实
3、验和开发,平时在此座上不允许插有任何器件,以免与系统上的其它电路发生冲突。单片机与系统的连接情况可参阅以下的附图2-13。该单片机和相应的编程器需自备或另购。6、对CPLD(如1032E/1048C、95108或7128S等)下载时。最好将系统的电路“模式”切换到“b”,以便使工作电压尽可能接近5V。7、最好通过对PC机的CMOS的设置,将打印机口的输入输出模式改成“EPP”模式。二、系统工作原理附图3-1为GW48-CK型EDA实验开发系统的功能结构模块图,附图3・2为其板而结构图功能结构模块图。图屮所示的各主要功能模块对应于附图3-1的器件位置恰好处于目标芯片适配座B2的下
4、方,由一微控制器担任。其各模块的功能分述如下(这部分内容可选看或不看):(1)BL1:实验或开发所需的各类基本信号发牛•模块。1TCK002GNDTDO00VCCIMS00SELOnSTA00SEL1TDI00GNDPIOO0033V25/18V00PIO1PIO200PIO3PIO400PIO5PIO600PIO7PIO800PIO9PIO1000PIO11PIO1200PIO13PIO1400PIO15PIO1600PIO17PIO1800PIO19PIO2000PIO21PIO2200PIO23PIO2400PIO25GND00VCC3©—40CON1目标板極座11VCC
5、002GNDCLOCK900CLOCK10CLOCK7CLOCK5000000CLOCK8CLOCK6CLOCK3CLOCK4CLOCK100CLOCK2SPEAKER0000CLOCKOPIO4800PIO49PIO4600PIO47PIO4400PIO45PIO4200PIO43PIO4000PIO41PIO3800PIO39PIO3600PIO37PIO3400PIO35PIO3200PIO33PIO3000PIO31PIO2800PIO29PIO263900PIO2740CON2目标板播座2TCKTDOTMSnSTATDITCKTDOTMSnSTATDIGW48系统LI
6、标板插座引脚信号图ByteBlaster00下載接口1GNDVCCSELOSEL1GNDByteBlasterMVooGND3.3VSELOSEL125/18V下戟接口2其中包括最多至8通道的单次脉冲信号发生器、高低电平信号发生器、BCD码或16进制码(8421码)信号发生器。所有这些信号的发生主要由BL6主控单元产生,并受控丁系统板上的8个控制键。(2)BL5:CPLD/FPGA输出信息显示模块,其小包括直通非译码显示、BCD七段PLD公司LATTICEALTERA/ATMELXTLTNXVANTIS编程座引脚IspLSICPLDFPGACPLDFPGACPLDTCK(1)S
7、CLKTCKDCLKTCKCCLKTCKTDO(3)MODETDOCONFDONETDODONETMSTMS(5)ISPENTMSnCONFIGTMS/PROGRAMENABLEnSTA(7)SDOnSTATUSTDOTDI(9)SDITDIDATAOTDIDINTDISELOGNDVCC*VCC*GNDGNDVCC*SEL1GNDVCC*VCC*VCC*VCC*GND附表1-1在线编程坐各引脚与不同PLD公司器件编程下载接口说明注:VCC旁的*号对混合电压FPGA/CPLD,应该是VCCI
此文档下载收益归作者所有