应电专业毕业论文

应电专业毕业论文

ID:45608196

大小:494.32 KB

页数:16页

时间:2019-11-15

应电专业毕业论文_第1页
应电专业毕业论文_第2页
应电专业毕业论文_第3页
应电专业毕业论文_第4页
应电专业毕业论文_第5页
资源描述:

《应电专业毕业论文》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、湖南信息科曇职地曇協毕业论文数字电子时钟设计学生姓名:段和芳学号:1001010331年级专业:2010级应用电子技术指导老师:吴振江系另IJ:电子信息学院湖南•长沙提交日期:2013年3月摘要1关键词1前言2一、数字电子时钟产品的功能、特点、结构及工作原理类81、产品的功能32、产品的特点33、产品的结构及工作原理44、DS1302实时显示时间的软硬件8二、硬件电路设计91、电路设计的图纸82、电路设计的原理9三、用Protel绘制出电路原理图9四、绘制出电路图的PCB板10五、调试使之正常工作11总结12致谢13参考文献14数

2、字电子时钟设计作者:段和芳指导老师:吴振江(湖南信息科学职业学院电子信息学院10级应用电子技术,长沙)摘要20世纪末,电子技术获得了飞速的发展,在其推动下,现代电子产品儿乎渗透了社会的各个领域。那些对时间要求非常严格和准确的人来说,吋间的不准确会带来非常人的麻烦,数码管显示的时间简单明了而且读数快、时间准确显示到秒。而机械时钟依赖于晶体整荡器,可能会导致误差。所以以数码管为显示器的时钟比指针式的时钟表现出了很大的优势。多功能数字电了钟是采用数字电路实现对“吋”,“分”,“秒”数字显示的计时装置。数字钟的精度、稳定度远远超过老式机械

3、钟。在这次设计小,分别设计了24进制和60进制计数器,根据数码管动态显示原理来进行显示。通过multism软件对设计的系统进行仿真分析,仿真结果正确。该系统具有时间显示、时间调整、整点报吋等功能。关键词:时钟电路、实时时钟、单片机、应用加入世贸组织以后,屮国会面临激烈的竞争。这种竞争将是一场科技实力、管理水平和人才素质的较量,风险和机遇共存,同时电子产品的研发H新刀杲,不仅是在通信技术方面数字化取代于模拟信号,就连我们的日常牛活也进于让数字化取缔。说明数字时代已经到來,而且渗透于我们生活的方方面面。就拿我们生活的实例来说明一下“数

4、字”给我们带來的便捷。下面我们就以数字钟为例简单介绍一下。数字钟我们听到这几个字,第一反应就是我们所说的数字,不错数字钟就是以数字显示取代模拟表盘的钟表,在显示上它用数字反应出此时的时间,相比模拟钟能给人一种一目了然的感觉,不仅如此它还能同时显示时、分、秒。而且能对时、分、秒准确校时,这是普通钟所不及的。与此同时数字钟还能准确定时,在你所规定的时间里准确无谋的想你发出报时声音,提醒你在此时所需要去做的事。与旧式钟表相比它更适用于现代人的生活。现在流行的串行时钟电路很多,如DS1302、DS1307、PCF8485等。这些电路的接口

5、简单、价格低廉、使用方便,被广泛地采用。本文介绍的实时时钟电路DS1302是DALLAS公司的一种具有涓细电流充电能力的电路,主要特点是采用审行数据传输,可为掉电保护电源捉供可编程的充电功能,并且可以关闭充电功能。采用普通32.768kHz晶振。一、数字电子时钟产品的功能、特点、结构及工作原理1、功能:电路具备时、分、秒显示功能,且时、分、秒可自动关联进位,具冇24小时制、12小时制的切换功能,具冇手动调节功能2、特点:DS1302是美国DALLAS公司推出的一种高性能、低功耗、带RAM的实时时钟电路,它可以对年、月、H、周H、时

6、、分、秒进行计时,具有闰年补偿功能,工作电压为2.5V〜5.5Vo采用三线接口与CPU进行同步通信,并可采用突发方式一次传送多个字节的时钟信号或RAM数据。DS1302内部有一个31X8的用于临吋性存放数据的RAM寄存器。DS1302是DS1202的升级产品,与DS1202兼容,但增加了主电源/后背电源双电源引脚,同吋提供了对后背电源进行涓细电流充电的能力3、结构及工作原理:3.1引脚功能及结构图1示出DS1302的引脚排列,其中V®为后备电源,Vg为主电源。在主电源关闭的情况下,也能保持吋钟的连续运行。DS1302由%或%两者屮

7、的较大者供电。当%大于%+0・2V时,%给DS1302供电。当%小于a吋,DS1302由◎供电。XI和X2是振荡源,外接32.768kHz晶振。RST是复位/片选线,通过把RST输入驱动置高电平來启动所有的数据传送。RST输入有两种功能:首先,RST接通控制逻辑,允许地址/命令序列送入移位寄存器;英次,RST捉供终止单字节或多字节数据的传送手段。当RST为高电平时,所冇的数据传送被初始化,允许对DS1302进行操作。如果在传送过程中RST置为低电平,则会终止此次数据传送,I/O引脚变为高阻态。上电运行时,在Vc32.5V之前,RS

8、T必须保持低电平。只有在SCLK为低电平时,才能将RST置为高电平。I/O为串行数据输入输出端(双向),后面有详细说明。SCLK始终是输入端。Vcc.匚1*"~1Vcci"匚27二]SCI.K"匚361<)gndCZ45Z3丽图I所示为DS1302

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。